Устройство декодирования импульсной последовательсности

Номер патента: 687593

Авторы: Егоров, Жовтис, Петровский, Яковлев

ZIP архив

Текст

О П И С А Н И Е (и 687593ИЗОБРЕТЕН ИЯ Союз СоветскихСоциалистическихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 61) Дополнительное к авт, свид-ву -22) Заявлено 05.04.78 (2 ) 2602930/18-0. с присоединением заявки,% -(54) УСТРОИСТВО ДЕКОДИРОВАНИЯ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2 Для этого в устройство декодирования импульсной последовательности, содержащее сдвигающий регистр, регистр памяти, блок синхронизации и блок элементов совпадения, первая группа входов которого подключена к выходам регистра памяти, введены блок выделения периода,Изобретение относится к радиотехнике и может использоваться при создании дискретных систем связи для фазирования по циклу.Известно устройство декодированияимпульсной последовательности, содержащее сдвигающий регистр, регистр памяти, блок синхронизации и блок элементовсовпадения, первая группа входов которого подключена к выходам регистрапамяти1 ,Однако известное устройство це обладает достаточной точностью Фиксациифазы сигналов входной кодовой комбинации, что снижает точность декодирования,Цель изобретения - повышение точности декодирования,блок накопления, пороговый элемент и элемент ИЛИ, при этом первые входы блока выделения периода и блока накопления объединены ц являются входом устройства, вторые входы соединены с выходолт 5блока синхронизации, выход блока выделения периода подключен к первому входу элемента ИЛИ и к входу блока запоминания фазы, первый выход которого соединен с третьим входом блока цакоплеция, а второй выход - с входами сдвигающего регистра, соединенными с входомблока элементов совпадения, выход которого является выходом всего устройства,выход блока накопления соединен с входом порогового элемента, выход которого соединен с вторым входом элементаИЛИ, к выходу которого подключен другой вход сдвига юшего регцс тра.20На чертеже приведена структурнаяэлектрическая схема предложенногоустройства.Устройство декодирования илпульсцой последовательности содержит блок 1Ео 15 20 25 30 синхронизации, блок 2 ВьДелсцл пс иода, блок 3 цвкоплеция, элемент Л 4,блок 5 запоминания фазы, пороговьЙэле.1 ецт О, сдв 11 гд еолп 1 егГтр;блокЯ ОтсметВ сизпдго 151, рс е истрц 11,51 ти. Ус гзоСТВз работат сгСлусппе Се- разом,Из блока Л сицхроци;внии пос:тупакт на вход блока 2 Въделения периода и блока 3 накопления импульс;ы с периодом следования зцдчителе цо мене п 1 л ЧЕМ ДЛИТЕЛЬЕОСТЕ ПЕ)111 ЕД КО 1 ОВОЙ ПГК:ЛЕ- довательносте 1ри по туплецис е 1 д вход ус трой ства импульса послеловд тел ьц ости в блоке 2 в течение его ллительцости осушествллетсл мноГокРатный опрос импульсами из блока 1. Если входной импульс не искажен по форме, то цд Езыхо - де блока 2 выделения периода Вырабаты - ваетсл сигнал, соответствуюций времени окончания периода последовательности с точностью по времени 2 зТ-=0,5 То, где То - период следования импульсов блока 1 синхронизации. Такая точность достигается использованием двух частот Опроса, вторая частота формируется в блоке 2 и сдвинута нв полпериота относительно частоты блока 1, Блок 5 запоминания фазы постоянно вырабатывает импульсы, период следования которых равен периоду кодовой последовательости, причем импульсы, поступающие на входы сдвигаюшего регистра 7, задержаны ца фиксированную величину относительно импульсов, поступающих на вход блока 3 накопления. Сигнал с выхода блока 2 выделения периода через элемент ИЛИ 4 подается ца вход сдвигающего регистра 7 и этот же сигнал поступает ца вход блока 5 запоминания фазы, осуществляя его фазирование. В блоке 5 запоминаетсл фаза поступившего импульса, и импульсы, которые с его выхода подаются цв вход блока 3 накопления, строго соответствуют границам пРриодов кОЛОВОЙ пйслеловдтелыостиБ блоке 3, в промежутках между импульсами с блока 5, происходит опрос входных сигналов импульсами с блока 1 инакапливаются результаты опроса, а поимпульсу с блока 5 результаты передаются на вход Еторогового элемента 6,При превышении заданного порога с выхода порОГОзОГО элемента 6 сиГЕал 1 срез элемент ИЛИ поступает цд Входслвигдющего регистра 7, В сл 1 ГвОпийрегистр 7 под воздействием сигцвеов со 35 40 45 50 55 т Ого Выхода блока 5;Едпок 1111 фч ЗЫ, ПОСтУПаЮЩИХ НД ХОЛЫ СЛ 5 ГД, ЕЗД 111- с.е.ездюте л с 1 ц палы с блока 2 ьлелец 1 л ПЕРЕОЛДПОЕЗГО 1 ЗОГОЕОМО 1 ТД С С.Отс тс геуеоп 1 О ео пскв ж и ц"1 еи 1 с:кд жс ццые импульсам последовательности. КОЕДД КОДОа ПОС ЛОЛОа тт.ЛепОС Т ЕЧ С Оо ТВО Тствую 1 ш 5 кодОВОЙ комбицд 111 и В реГистес пдл 5 т 1, здпишстся В сдвигающий рс.т истр 7, блок 8 элементов соналепиВьработает сигнал лекодирозапил, цо только после окончания импульса со второгоВыхолв блока 5 Гезпомпди фазы,Таким образом, В устройстве осуществллетс 51 опрос импульсами Высокой астоты кахслот о элемс нта 1 лПульсцсй постелодтельцост и опрелеллетс л дзд ПОС ТУ ПД 111 ПИХ СПНЕЕЛОВ П РПЧЕМ 1 ССВЖО Ц- цые по Форме импульсы опознаотел с заданным порогом, сигнал декодирован 1 сдвицут по фазе относительно периода кодовой последовательности пв Фиксированное Время с точностью Ъ Т( 0,5 То, адежное опознавание кодовой комбинации достигается использованием избыточной пцформапии длл предварительного фазировация устройства. Формула изобретения Устройство декодирования импульсной последовательности, солержашее сдвигающий регистр, регистр памяти, блок синхронизации и блок элементов совпадения, первая группа входов которого подключена к выходам регистра памяти, отличающеесл тем,что,с целью повышения точности декодирования, ввелены блок выделения периода, блок накопления пороговый элемент и элемент ИЛИ, при этом первые входы блока вылеления периода и блока накопления объединены и являются входом устройства, вторые входы соелинецы с выходом блока синхронизации вьехол блока выделения периода подключен к первому входу элемента ИЛИ и к входу блока запоминания фазы, первый выход которого соединен с третьим входом блока накопления, а Второй выхол - с входами сдвигающего регистра, соединенными с входом блока элементов совпадеция, выход которого явллется выходом всего устройства, выход блока накопления соединен с входом порогового элемента, выход которого соединен с вторым входом элемента ИЛИ,Составитель Л,Сагадиеведактор Л.Гребецникова Техред Л. Алферова Корректо С те каз 5745/53ЦН Тираж 1060 Государственного делам изобретений Москва, Ж, РПодписно ССР ит открытийшская наб., д. 4/5 113 илиал ППП "Патент, г. Ужгород ул. Проектная, 4. к выходу которого пгдклк 1 чен другой входГлвигаиц 1 ето египтасточцикц информации, принятые вовнимание при зкспортное 1. Шляпоберский В. И. Основы техники передачи дискретных сообщений. - МСвязь, 1973, 151 (прототип ),

Смотреть

Заявка

2602930, 05.04.1978

ПРЕДПРИЯТИЕ ПЯ Г-4152

ЕГОРОВ НИКОЛАЙ НИКОЛАЕВИЧ, ЖОВТИС ИВАН МАТВЕЕВИЧ, ПЕТРОВСКИЙ ВАЛЕНТИН ГЕОРГИЕВИЧ, ЯКОВЛЕВ ОЛЕГ АНАТОЛЬЕВИЧ

МПК / Метки

МПК: H03M 13/03

Метки: декодирования, импульсной, последовательсности

Опубликовано: 25.09.1979

Код ссылки

<a href="https://patents.su/3-687593-ustrojjstvo-dekodirovaniya-impulsnojj-posledovatelsnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство декодирования импульсной последовательсности</a>

Похожие патенты