Итегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(22) Залвлено 1 б 027 б 121) 2323554/18-09с лрисоединением заявки Ио(51)М. Кл. С 06 С 7/18 Государственный комитет СССР яо делан изобретеииЯ и открытиЯ(71) ЗаЯВИтЕЛь Куйбыаевский электротехнический институт связи(5 4) ИНТЕГРАТОР Изобретение относится к радиотехнике и может использоваться в устройствах автоматики, вычислительнойи электроиэмерительной технике,5Известен интегратор, содержащийоперационный усилитель, вход последнего через первый ключ соединен систочником сигнала, интегрирующийконденсатор, первый вывод которогосоединен с входом операционного усилителя непосредственно, а второй вывод через второй ключ - с выходомоперационного усилителя, а также третий ключ, включенный между входоми выходом операционного усилителя 1.Однако известный интегратор необеспечивает полную компенсацию дрейфа нуля на выходе.Цель изобретения - компенсация дрейфа нуля,,Цля этого в интеграторе, содержащем операционный усилитель, вход последнего через первый ключ соединен систочником сигнала, интегрирующий25конденсатор, первый вывод которогосоединен с входом операционного усилителя непосредственно, а второй вывод через второй ключ - с выходомоперационного усилителя, а также третий ключ, включенный между входом и выходом операционного усилителя, между общей шиной и вторья выводом интегрирующего конденсатора введен четвертый ключ.На фиг. 1 приведена электрическаяпринципиальная схема предложенногоинтегратора; фиг. 2 - временные интервалы работы ключей интегратора.Интегратор содержит операционныйусилитель 1, интегрирующий конденсатор 2, первый ключ 3, источник сигнала 4, второй ключ 5, третий ключ б,четвертый ключ 7 и резисторы 8 и 9.устройство работает следующим образом,Формирователь временных интервалов 10 вырабатывает временные интервалы, в течении которых замыкаютсяте или иные ключи интегратора.Во время интервала сброса -1 с 5заьыкаются ключи б,7(фиг.га Кб, Ктпри этом инвертирующий вход операционного усилителя 1 через ключ 6замыкается с его выходом. Интегрирующий конденсатор 2 череэ ключ7 подключается параллельно входу операционного усилителя 1, Так как коэффициент усиления операционного усилителя 1 в этом случае равен единице,то напряжение на его выходе равно686037 Формула изобретения Источники инФормации,принятые во внимание при экспертизе1 т УСНр где еК - коэффициент усиления операцион Патент. Японии 948-15588,ного усилителя 1, напряжение смеще- д 97/8/ В 2, кл, 6 Об 6 7/00, 1973. напряжению смещения нуля инвертирующего входа Бсм , . Интегрирующийконденсатор,2 заряжается до уровнянапряжения смещения нуля инвертирую-,щего входа - усм. Разомкнутыйключ 3 исключает попадание тока источника сигнала 4 на вход операционного усилителя 1,Во время интервала интегрирования(1) , следующего за интерваломсброса ( е, ), замыкаются ключи 3,5 10(Фиг. 2,8 К , К б ), при этом интегрирующий конденсатор 2 подключаетсячерез ключ 5 между входом и выходомоперационного усилителя 1, а источник сигнала 4 через резисторы 8,9 иключ 3 подключается на его вход.Происходит интегрирование тока источника сигнала 4, однако в выходномнапряжении операционного усилителя 1отсутствует напряжение смещения нуля (е) см)Это происходит потому что напряжение источника питания равно нулю(источник закорочен). 1 огда выходноенапряжение операционного усилителя 1в интервале интегрирования (оп )равно нулю, так как интегрирующийконденсатор 2, заряженный до уровнянапряжения смещения нуля (1)смр), подключается к входу операционного усилителя 1 через его выход, в результате чего в первый момент интегрирования к входу операционного усилителя 1 прикладывается двойное напряжение смещения нуля (2 Псм,о), чтоприводит к тому, что выходное напряжение операционного усилителя 1 станет равным нулю, т.е. напряжение У 6,на выходе операционного усилителя 1,вызванное смещением нуля входа (Бсм о),равно 4 О ния нуля Бвых, на выходе операционного усилителя 1 компенсируется схемой таким образом, что в интервале интегрированияоно в К-раз меньше существующего значения смещения нуля на его входе ( Усм ),Во время интервала запоминания (1 тан) замыкается ключ 5 (Фиг. 2,в, Кк), в результате чего ток источника питания 4 отключается от входа, а выходное напряжение операционного усилителя 1 сохраняет значение, соответствующее концу интервала интегрирования (ц и) .В предлагаемом интеграторе отсутствуют специальный запоминающий конденсатор, а функции его совмещены с функциями интегрирующего конденсатора, что дополнительно упрощает устройство. Интегратор, содержащий операционный усилитель, вход последнего черезпервый ключ соединен с источникомсигнала, интегрирующий конденсатор,первый вывод которого соединен свходом операционного усилитепя непосредственно, а второй через второйключ - с выходом операционного усилителя, а также третий ключ, включен"ный между входом и выходом операционного усилителя, о т л и ч а ю щ и йс я тем, что, с целью компенсациидрейфа нуля, между общей шиной и вторым выводом интегрирующего конденсатора введен четвертый ключ,б 6 6037 Составитель А. меньшиковактор Т,янова Техред Н.Бабурка КорректоР Г. Решетни 5461 иал ППП Патент, г. ужгород, ул. Проектная, 4 8 Тираж ЦНИИПИ Госудапо делам и 3035, Москва Ж 780ствобре35,ного ений аушс Псдписноомитета СССРоткрытийя наб., д.4/5.
СмотретьЗаявка
2323554, 16.02.1976
КУЙБЫШЕВСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ
КОЗВОНИН НИКОЛАЙ АФАНАСЬЕВИЧ, ЛЕБЕДЕВ ВЯЧЕСЛАВ ГЕОРГИЕВИЧ
МПК / Метки
МПК: G06G 7/18
Метки: итегратор
Опубликовано: 15.09.1979
Код ссылки
<a href="https://patents.su/3-686037-itegrator.html" target="_blank" rel="follow" title="База патентов СССР">Итегратор</a>
Предыдущий патент: Множительно-делительное устройство
Следующий патент: Устройство для вычисления свертки функций
Случайный патент: Устройство для управления обращением к общей памяти