Устройство синхронизации по циклам

Номер патента: 684758

Авторы: Котов, Фомичев

ZIP архив

Текст

Союз Советских Социалистимеских Ресггубли и(22) Заявлено 16.02.78. (21) 2582014/18-0 51) М. Кна 7 08 исоедннением заявкиГесудерстееяяый яаметет СССР яе делам язобретея и ОтярытеЙ(53) УДК 621.394.662. (088.8) ли Йата опубликования опи) Заявител СТРОЙСТВО СИНХРОНИЗАЦИИ ПО ЦИК Изобретен счетчик, а также последовательно со второй делитель и третий блок запр ится к технике связи и диненны та, выхо ре передачи которого соедивторого делит нен с выходом и вторым вхо ен с входом счетчик я, второй вход котовходо низации по цикьно соединенныеи счетчик, а такделитель, выход му входу первоговыходом генера генератора тактовых ом первого делителя импу выхо оторого подключен к другому входу второго блока запрета, а третий вход первого делителя через второй элемент И соединен с выходом первого блока запрета, причем выход дополни тельного счетчика соединен с выходом счетчика и подключен к другому входу распределителя, выход которого подключен к другому входу первого блока запрета, другой вход которого подключен к выходу анализатора, а вытз ход подключен к третьему входу второго делителя, другой выход которого подключен к другому входу второго элемента И, при этом выход первого блока запрета подключен к дру гому входу третьего блока запрета, а выход Е второго блока запрета подключен к другомувходу дополнительного счегчка, причем выход второго делителя подключен к другому входусчетчика. т большое вреЦель изобретения - уменьшение времени вхождения в синхронизм.Для этого в устройство синхронизации по циклам, содержащее последовательно соединенные анализатор, первый элемент И и счетчик, а также второй элемент И и распределитель, выход которого подключен к другому входу первого элемента И, а вход соединен с выходом генератора так 1 овых импульсов, введены последовательно соединенные первый и второй блоки запрета, первый делитель, дополнительный может использоваться в аппараинформации.Известно устройство синхролам, содержащее последователанализатор, первый элемент Иже второй элемент И и распрекоторого подключен к дру 1 оэлемента И, а вхбд соединен стора тактовых импульсов (1).Однако это устройство имеемя вхождения в синхронизм.На чертеже изображена структурная эпек)рическая схема устройства.Устройство синхронизации по циклам содержит анализатор 1, элементы И 2, 3, счетчики4, 5, распределитель 6, генератор 7 тактовыхимпульсов, делители 8, 9, блоки запрета 10-1.Устройство работает следующим образом.Информация, закодированная блочными (и,М) кодами, поступает в анализатор 1, ца выходе которого с тактовой частотой появляются:ясигналы "1" при соответствии и "О" при несоответствии и-разрядцой последовательностидвоичных символов закону построения кода,Эти сигналы поступают на вход элеменга И 2и на вход блока 10 запрета, на другие входыкоторых поступают сигналы, соответствующие-ой фазе распределителяб(М 4 и),Если распределитель 6 сфазирован, то элемент И 2 выдает сигнал "Сброс", по которомуустанавливаются в исходное состояние делите.ли 8, 9 и счетчики 4, 5, а на выходе блока10 запрета сигнал будет отсутствовать. Еслираспределитель 6 не сфазирован, то сигналы соответствия с выхода анализатора 1 проходятчерез блок 10 запрета и запускают делитель 8,который начинает делить в и раз тактовуючастоту, поступающую с генератора 7 на входделителя 8,Через и тактов делитель 8 выдает первыйсигнал на вход счетчика 4 и на вход блоказапрета 12, на вход которого поступают сигналы соответствия с выхода блока 10 запрета,которые запрещают (при их наличии) сбросделителя 8 и счетчика 4.Таким образом, при наличии сигналов соот.Фветствия на 1-фазе распределителя 6, задаваемой делителем 8, счетчик 4 подсчитывает ихчисло и при достижении определенного порога,например серии Г импульсов соответствия,выдает сигнал на вход распределителя 6,фазируя его,При отсутствии подтверждения сигналов соответствия импульс с выхода делителя 8 проходит через блок запрета 12 и устанавливаетделитель 8 и счетчик 4 в исходное состояние.Во время работы делителя 8 с выхода его навход элемента И 3 поступает разрешающийсигнал, задержанный на один такт относительно запуска делителя 8. Поэтому, если кромепервого сигнала соответствия, выделяемого на.ой фазе распределителя 6, на последующихфазах распределителя 6 выделится второй сигнал соответствия, то он проходит через элемент И 3 и запускает делитель 9, с выхода кс)тсо ) эацускаГ)гя счс)п)к 5, ксс 1)ь)н г 1)и.т ае ) поп ряд иду цьчс си) пап ы сс)с) с с) е т с с с) и я и при доссижецни определенного сц)рсна, напри.мер, серии г сигналов соответствия, выдаег импульс на вход распределителя 6, фазируя его,11 ри отсутствии подтверждения сигналов со.отвегствия по дополнительному каналу вьщепеция фазы сигнал с выхода делителя 9 проходит через блок 11 запрета и устанавливает делитель 9 и счетчик 5 в исходное состояние.Формула изобретенияУстройство синхронизации по циклам, содер.жагпее последовательно соединенные анализатор, первый элемент И и счетчик, а также второй элемент И и распределитель, выход которого подключен к другому входу первого эле.мента И, а вход соединен с выходом генера.тора тактовых импульсов, о т л и ч а ю щ ее с я тем, что, с целью умецыпения временивхождения в сицхроцизм, введены последовательно соединенные первый и второй блокизапрета, первый делитель, дополнительный счет.чик, а также последовательно соединенные второй делитель и третий блок запрета, выходкоторого соединен с входом счетчика и входомвторого делителя, второй вход которого соединен с вьсходом генератора тактовых импульсов и вторым входом первого делителя, выходкоторого подключен к другому входу второгоблока запрета, а третий вход первого делителя З через второй элемент И соединен с выходомпервого блока запрета, причем выход дополнительного счетчика соединен с выходом счетчи.ка и подключен к другому входу распределителя, выход которого подключен к другому входу первого блока заиреа, другой вход которого подкпюче)д к выходу анализатора, а выходподключен к третьему входу второго делителя,другой выход которого подключен к другомувходу второго элемента И, при этом выходпервого блока запрета подключен к друтомувходу третьего блока запрета, а выход второго блока запрета подключен к другому входудополнительного счетчика, причем выход второ.го делителя подключен к другому входу счетчика.Источники информации, принятые во внимание при экспертизе1, Авторское свидетельство СССР У 498752,кл. Н 04 1 7/08, 1974.Составитель Т. МаркинаТехред И. Асталош Корректор Т. Скворцова Релактор И, Марховская Тираж 775 Полписное 1111 И 11 ПИ Государственного комитета С( СР по лелам изобретсний и открыгий 1335. Москва, Ж 35, Раушскан наб., и. 4/5

Смотреть

Заявка

2582014, 16.02.1978

ПРЕДПРИЯТИЕ ПЯ Г-4812

КОТОВ ВИКТОР ИВАНОВИЧ, ФОМИЧЕВ ФЕДОР ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: синхронизации, циклам

Опубликовано: 05.09.1979

Код ссылки

<a href="https://patents.su/3-684758-ustrojjstvo-sinkhronizacii-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации по циклам</a>

Похожие патенты