Устройство защиты от помех
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 680188
Автор: Соколов
Текст
г "фтИЗОБРЕТЕН ИЯ Союз Советских Соцналнстнцеских Республик15/О соединением заявки Гвсударствввнмх ввметвт ссср вв делан извбрвтве х вткрытвв(72) Автор. изобретения М, Соколо 71) Заявитель 54) УСТРОЙСТВО Ы ОТ ПОМЕ ненныбло ивного запос управляатора, приоединен с Изобретение относится к радиотехнике и может использоваться в радиотехнических устройствах различного казна-фчения при обработке и выделении сигналов из шумов и помех.Известно устройство защиты от помех, йсодержащее последовательно соеди епреобразователь код-напряженке и ксравнения, а также блок управления иквантователь во времени 11,Однако известное устройство обпада- теет недостаточной точностью обнаруженияпри наличии изменяющихся фоновых помех.Цель изобретения - повышение помехоэащкщенностк от фоновых помех.15Для этого в устройстве защиты отпомех, содержащем последовательно соединенные преобразователь код-напряжение и блок сравнения, а также блок утравления и квантователь во времени, 2 Емежду выходом квантователя во времени,подключенного к выходу блока сравнения,, и входом преобразователя код-напряженке включены последовательно соединенные первый коммутатор, сумматор, оперативный запоминающий блок и второйкоммутатор, а между выходом блока управления и адресным входом оперативногозапоминающего блока включены последовательно соединенные делитель частотыи формирователь адреса, причем входыуправления преобразователя код-напряжение, второго коммутатора, сумматора иформирователя адреса подключены к соответствующим выходам блока управления, при этом входом "внешние константы" являются вторые входы обоих коммутаторов и установочный вход делителячастоты, второй выход которого соединенс входом считывания оператминающего блока, а третий -ющим входом первого коммутчем второй вход сумматора свыходом второго коммутатора,На чертеже приведена структурнаяэлектрическая схема предложенного устройства, 3 680188стояние,Перед началом работы из устройстваформирования констант через вход внешние константы" вводятся; заданный порогблока сравнения 4 (только для первойстроки) через второй коммутатор 10 ипреобразователь код-напряжение 3, хоэф 25фициент деления частоты делителя частоты 7 для всего кадра (определяет длительность участков, на которые разбиваются все строки при использовании телевизионной развертки), константа ложных30тревог в сумматор 2 через первый коммутатор 9,При подаче импульса "начало хадре"в формирователе адреса 6 устанавливается 1-й адрес и запускается генератор35блока управления 8, который вырабатывеет серию импульсов, необходимых дляработы устройства защиты от помех.При этом на все время сушествованияразвертки первой строки второй комму 40татор 10 подключает выход формирователя констант к входам преобразователякод-напряжение 3 и сумматора 2. Навремя Существования импульса началокадра" в сумматоре 2 устанавливаетсярежим работы "вычитание", и вход сумматора 2 подключается через первыйкоммутатор 9, управляемый от делителячастоты 7, к выходу формирователя констант т.е. в сумматоре 2 устанавлива 50ется порог с вычитанием допустимыхложных тревог. 45 По первому адресу из оперативного запоминающего блока 5 выбирается порог55 для первого участка (при развертке первой строки он не используется). С исчезновением импульса начало кадра" первый коммутатор 9 на время работы делителя Устройство защиты от помех содержитквантователь во времени 1, сумматор 2,преобразователь код-напряжение 3, блоксравнения 4, оперативный зепоминаюшийблок 5, формирователь адреса 6, делительчастоты 7, блок управления 8 и первыйи второй коммутаторы 9, 10.Устройство защиты от помех работаетследующим образом,При подаче импульса "сброс блок управления 8 вырабатывает импульсы,обеспечивающие установку формирователяадреса 6, сумматоре 2, делителя частоты7, квантователя во времени 1, преобразователя код-напряжение 3, первого и вто 15рого коммутатора 9 и 10 и оперативногозапоминающего блока 5 в исходное сочастоты 7 подключает выход квентователя во времени 1 к входу сумматора 2, который будет работеть в этом случае в режиме "сложения", При заполнении делителя частоты 7 в оперативный заломинаюший блок 5 по первому адресу записывается из сумматора 2 вычисленныйпорог, который в дальнейшем будет использован для такого же участка, но второй строки. Далее, при установке делителя частоты 7 в исходное состояние, в формирователе адреса 6 устанавливается следуюший, второй адрес, по которому из оперативного запоминаюшего блока 5 выбирается порог для второго участка (при развертке первой строки он не используется). С приходом каждого следующего импульса хвантования, после установки делителя частоты 7 в исходное состояние устройство зашиты от помех работает подобно описанному выше, кек при возникновении импульса "начало кадС приходом каждого следующего импульса "начало строки" устройство работает подобно описанному для первой строхя, только второй коммутатор 10 подключается к выходу оперативного запоминаюшего блока 5 на время развертки всех остальных строккадра. При поступлении импульса "начало строки" сначала по первому адресу из оперативного запоминаюшего блока 5 выбирается порог для первого участка текущей строки, вычисленный для первого же участка, но в предьщушей строке, и подается не входы преобразователя код-напряжение 3 и сумматора 2, Во время сушествования импульса "начало строки" в сумматоре 2 устанавливается порог с учетом ложных тревог, После исчезновения импульса начало строки" и при работе делителя частоты 7 в сумматоре 2 вычисляется порог, соответствующий реальным условиям, который при заполнении делителя частоты 7 записывается в оперативный запоминающий блок 5 по первому адресу, и будет использоваться для установки порога первого участка, но уже последуюшей строки, При установке делителя час тоты 7 в исходное состояние в формирователе адреса 6 формируется следующий второй адрес, по которому из оперативного запоминающего блока 5 выбирается порог для второго участка данной строки.С приходом каждого следуюшего импульса квантования после установки делителя частоты 7 в исходное состояние устрой680188 15 Составительман Техред С,С агадий Кор Редактор й. р С, ПетрУше Заказ 4813/55 Тираж 775 П ЦНИИПИ Государственного комитета по делам изобретений и открытий 113035, Москва, Ж, .Раушская нодписноеСССРаб д. 4/5 ППП Патент, г, Ужгород, ул, Проек ил ство зашиты от помех работает подобноописанному выше. С приходом импульса"конец кадра устройство устанавливается в исходное состояние, а с приходомимпульса "начало кадра цикл работыповторяется.Предложенное устройство обеспечивает возможность работы как при постоянном фоне (как это было в прототипе),так и при изменяющемся фоне, а такжепозволяет повысить точность и надежность работы за счет обеспечения возможности отслеживания за уровнем помехи практически в реальном масштабевремени",Формула изобретения Устройство защиты от помех, содержащее последовательно соединенные преобразователь код-напряжение и блок сравнения, а также блок управления и квантователь во времени, о т л и ч аю ш е е с я тем, что, с целью повышения помехозашишенности от фоновых помех, между выходом квантователя во времени, подключенного к выходу блока сравнения,6и входом преобразователя код-напряжение включены последовательно соединенные первый коммутатор, сумматор, оперативный запоминающий блок и второй коммутатор, а между выходом блока управления и адресным входом оперативногозапоминаюшего блока включены последовательно соединенные делитель частотыи формирователь адреса, причем входыуправления преобразователя код-напряжение, второго коммутатора, сумматора иформирователя адреса подключены к соответствующим выходам блока управленкя,при этом входом "внешние константыявляются вторые входы обоих коммутаторов и установочный вход делителя частоты, второй выход которого соединен свходом считывания оперативного запомянающега блока, а третий - с управляющим входом первого коммутатора, причемвторой вход сумматора соединен с выходом второго коммутатора,Источники информации, принятые вовнимание при экспертизе1, Патент США Ло 3778825,кл. 343,7, 1973.
СмотретьЗаявка
2473205, 14.04.1977
ПРЕДПРИЯТИЕ ПЯ А-7162
СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ
МПК / Метки
МПК: H04B 15/00
Опубликовано: 15.08.1979
Код ссылки
<a href="https://patents.su/3-680188-ustrojjstvo-zashhity-ot-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство защиты от помех</a>
Предыдущий патент: Приемное устройство оптической линии связи
Следующий патент: Устройство для приема дискретной информации, закодированной корректирующим кодом
Случайный патент: Устройство для заряда накопительного конденсатора