Устройство для контроля электронных объектов

Номер патента: 679945

Авторы: Лисицин, Романюха, Чистяков, Штейнберг

ZIP архив

Текст

679945 Соеэ СоветскихСоциалистическихРеспублик О П И С А Н И ЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1) Дополнительное к авт, сеид"ву 51)М. 1(л. 2) ЗаявЛено 090278 Р 1)2578140/18-2присоединением заявки М Э 0 рствеииый ко СССР ел ам изобрет и открытийОпубликовано 15,08.79. Бюллетень М Дата опубликования описания 1808,79) УСТРОЙСТВ ОНТР ЕКТРОННЫХ ОБЪЕКТОВ 2 асти хники авто- оспо- азтч ен Изобретение относится к облавтоматики и вычислительной теи может быть использовано дляматизированного контроля работсобности электронных устройств рличного назначения,Известно устройство для контроляи локализации неисправностей 1,содержащее блок передачи сигналов,переключатель с масштабным усилителем, блок синхронизации и управления, блок информации, счетчик адреса, блок сравнения пределов, первыйблок логики, два генератора сигналов, регистр и второй блок логики.Недостатками этого устройства являются ограниченные Функциональныевозможности, не позволяющие веститестовый контроль.Наиболее близким к данному изобретению по технической сущности является устройство для контроля 21,содержащее блок управления, первыйвыход которого соединен со входомпервого блока памяти и через элементзадержки - с первым входом коммутатора, сче ик, первый выход которого соедин со входом блока индикации,логический блок, программный блок. Недостатком такого устройства яв.ляется низкое быстродействие,Целью изобретения является повышение быстродействияЭто достигается тем, что предлагаемое устройство содержит второйблок памяти, блок формирования адресов, первый и второй регистры, распределитель кодов, компараторы,триггеры, элементы сравнения, блок опрОса регистров, выходыпрограммногоблока через последовательно соединенные второй блок памяти и распределитель кодов соединен с первыми входами первого регистра и первыми входами триггеров, вторые входы которыхсоединены со вторым выходом блока управления, а выходы - с первыми входами элементов сравнения, вторые входыкоторых подключены к выходам компараторов, первые входы которых подсоединены к выходам первого блокапамяти, а вторые входы - к выходамкоммутатора, выходы элементов сравнения через последовательно соединенные второй регистр, логическийблок и счетчик подключены ко входублока управления, третий выход которого соединен через блок опроса регистров со вторым входом второго регистра, четвертый выход со вторым входом первого регистра, пятый выход - со вторым входом распределителя кодов, шестой выход через блок формирования адресов со 5 вторым входом второго блока памяти.На чертеже показана схема предлагаемого устройстваОно содержит узел считывания 1, носитель программы 2, первый блок (О памяти 3, блок управления 4, блок формирования адресов 5, распределитель кодов б, первый регистр 7, триггеры 8, объект контроля 9, компараторы 10, второй блок памяти 11, элементы сравнения 12, второй регистр 13, блок опроса регистра 14, логический блок 15, счетчик 16, блок индикации 17, коммутатор 18, элемент задержки 19, программный блок 20, позициями 21-26 обозначены выходы блока управления 4.Устройство работает следующим образом.По команде Исходное (Исх) блок 4 переводится в исходное положение и включается в работу узел считывания 1, который автоматически считывает программу контроля с носителя программы 2 и записывает ее в ячейки памяти блока 11. .гОПо команде Пуск блок 4 вступает в работу и формирует, команды уп-, равления. Команда с выхода 26 блока 4 переводит все триггеры 8 в нулевое положение, Команда с выхода 25 блока 35 4 в виде заданного числа последовательных импульсов поступает на блок 5, который по каждому импульсУ формирует адрес команды и подает ее на вход блока 11, с выхода которого сни маются коды малой длины и заполняют по адресам. Распределитель б формирует код большей длины. Команда с выхода 21 блока 4 воздействует на распределитель б, двоичный код поступает на регистр 7 и на единичные входы триггеров 8, переводя их в единичные или подтверждая нулевые состояния.Команда с выхода 22 блока 4 воздействует на регистр 7 и с его выходов двоичный код подается на входы объекта 9, с выходов которого информация поступает на входы коммутатора 18. Команда с выхода 23 блока 4 воздействует на первый блок 3 и через элемент задержки 19 на коммутатор 18. При этом на входы компараторов 10 поступают эталонные напряжения и через определенные время-измерительные параметры через коммута О тор 18. Ла выходах компараторов 10 формируются нулевые или единичные сигналы, которые поступают на первые входы элементов сравнения 12, на вторые входы которых поступают нулевые 65 или единичные сигналы с единичных выходов триггеров 8.На выходах элементов сравнения 12 формируется двоичный код и записывается в регистр 13.Команда с выхода 24 блока 4 запускает в работу блок 14, который после" довательно с высокой частотой открывает выходы регистра 13 и единичные или нулевые сигналы через блок 15 поступают на вход счетчика 16. Если все импульсы с выхода блока 15 имеют единичные значения, то при опросе всех выходов регистра 13 счетчик 16 сформирует команду Норма, которая поступает на вход блока 4. Если с выхода блока 15 на счетчик 16 придет нулевой импульс, то счетчик 16 сформирует команду Брак, по которой на блоке 17 будут высвечены вид и место неисправности в контролируемом объекте.Особенность работы второго режима в отличие от первого заключается в том, что во втором режиме осуществляется тестовый контроль сложных релейных структур, с указанием (дешифрированием) вида и места неисправности (комбинации неисправности), имеющей место в объекте контроля, Поэтому при подготовке программы контроля на носитель 2 наносятся вычисленные (например с помощью ЭВМ) наборы теста,а в блок памяти 3 - последовательность -нулевых и единичных напряжений,соответствующих реакции исправного объекта на тестовые воздействия. При этом каждому отдельному набору теста на входе в объект контроля ставится в соответствие только одно (нулевое или единичное) напряжение на выходах первого блока памяти, подаваемое на все входы компараторов 10.Блок 17 фиксирует в случае неисправности релейной структуры порядковый номер выданного на вход объекта контроля 9 набора теста, дешифрирование которого позволяет определить вид и место отдельной неисправности. После реализации всех наборов теста устанавливается комбинация неисправностей, определяемых по соответствующим наборам теста.Формула изобретенияУстройство для контроля электронных объектов, содержащее блок управления, первый выход которого соединен со входом первого блока памяти и через элемент задержки - с первым входом коммутатора, счетчик, первый выход которого соединен со входом блока индикации, логический блок, программный блок, о т л и ч а ю щ е е - с я тем, что, с целью повышения быстродействия устройства, оно содер679945 Составитель Л, ЪелинковаРе акто Т, Каменская Техред М.Келемеш Коооектог С, Шекма аказ 4793/43 Тираж 1015 Подписноенного о тета СССР ЦНИИПИ Государстве к мипо делам изобретений и открытий1915 Ж /5 Рдщд, П. 45 илиал ППП Патент, г. Ужгород, ул . Проектн жит второй блок памяти, блок формирования адресов, первый и второй регистры, распределитель кодов, компараторы, триггеры, элементы сравнения,блокопроса регистров, выходы программного блока через последовательно 5соединенные второй блок памяти и распределитель кодов соединен с первымивходами первого регистра и первымивходами триггеров, вторые входы которых соединены со вторым выходом блока управления, а выходы - с первымивходами элементов сравнения, вторыевходы которых подключены к выходамкомпараторов, первые входы которыхподсоединены к выходам первого блока памяти, а вторые входы - к выходам коммутатора, выходы элементовсравнения через последовательно соединенные второй регистр, логическииблок и счетчик подключены ко входублока управления, третий выход которого соединен через блок опроса регистров со вторым входом второго регистра, четвертый выход - го вторымвходом первого регистра, пятый выходсо вторым входом распределителя кодов, шестой выход - через блок формирования адресов со вторым входом второго блока памяти,Источники инФормации,принятые во внимание при экспертизе1. Патент США Р 3813647,кл, б 06 Г 11/00, опублик. 1974.2. Авторское свидетельство СССРР 341016, кл 6 05 В 3/02,й 06 Р 15/46 с 1972

Смотреть

Заявка

2578140, 09.02.1978

ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО

ЧИСТЯКОВ ПЕТР ЕФИМОВИЧ, РОМАНЮХА ОЛЕГ АЛЕКСАНДРОВИЧ, ШТЕЙНБЕРГ ЛЕВ ВЕНИАМИНОВИЧ, ЛИСИЦИН ВАЛЕРИЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G05B 23/02

Метки: объектов, электронных

Опубликовано: 15.08.1979

Код ссылки

<a href="https://patents.su/3-679945-ustrojjstvo-dlya-kontrolya-ehlektronnykh-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля электронных объектов</a>

Похожие патенты