Программируемый делитель частоты
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 657615
Авторы: Варфоломеев, Ершов, Жук
Текст
(и)657615 ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСон)иалистическихРеспублик) М. Кл. Н 03 К 23/00 рисоедииением зая венный комитетСССРизобретенийткрытий осу 3) Приоритет ю дедам и о) Авторы изобретения 3рфоломее1 О к, В.Е в и Г ОГРАММИРУЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ аботаютжны лементыт входныть высЦельункционение над астот еленн Изобретение относится к импульсной технике и может быть использовано в цифровом синтезаторе частот.Известен делитель частоты с дробным переменным коэффициентом деления, б содержащий делитель с переменным коэффициентом деления и блок исключения импульсов 11) . Это устройство работает по программе, вырабатываемой счетчиками дробных разрядов. При этом О манипуляция коэффициентами деления и 8+1 в процессе работы делителя частоты с дробным переменным коэффициентом деления,как правило, осуществляется не по оптимальной програм ме,поэтому имеет место неравномерное распределение исключенных импульсов.Известно также уатрсйство, позволяющее получить программу равномерно распределенного исключения импульсов 29 для формирования дробных разрядов коэффициента деления делителя. Это устройство содержит делитель частоты с переменным коэффициентом,целения и блок исключения импульсов 12. 25 Однако такое устройство сложно по построению, так как в каждом дробном разряде используется декада с переменным коэффициентом деления и декада с постоянным коэффициентом, все ЗО э обных разрядах Ро о гнала, т.е. дол б о тотными.и тения - расширение ф а возможностей и поаыш ежн ти работы устройства.Поставленная цель достигается тем, что в программируемый делитель частоты, содержащий делителв частоты с переменным коэффициентом деления и блко исключения импульсов, введены регистры и "умматоры, при этом пер" вые входы делителя частоты с переменным коэффициентом деления и блока исключения импульсов объединены и подключены к входной шине, второй вход делителя частоты с переменным коэффициентом деления соединен с выходом блока исключения импульсов, первый выход - со вторым входом блока исключения импульсов, а выходс тактовыми входами регистров, информационные входы которых подключены к информационным выходами сумматоров соответствующих разрядов, а выходык первым информационным входам сумматоров соответствующих разрядов, вторые информационные входы и третий вход, целителя ч ы с переменным коэффициентом д я подключены6576 к шине ввода кода управления, причем выхсд переноса с"мматора старшего разряда соединен с управляющим входом блока исключения импульсов, а вход переноса - с выходомпереноса сумматора последующегомладшего разряда. 5 На чертеже представлена структурная электрическая схема предлагаемого программируемого делителя частоты.1 О Устройство состоит из делителя частоты 1 с переменным коэффициентом деления, блока 2 исключения импульсов, регистров 3, каждый регистР, напРимер, состоит из четырех д-триггеров и сумматоров 4, шины 5 ввода входного кода управления.Сигнал поступает на блок 2 и на первый вход делителя частоты 1, второй вход которого соединен с выходом блока 2.Выходной сигнал снимается с выхода делителя частоты 1. 55 Для простоты рассмотрим работу 25делителя с одним дробным разрядом.3 а информационный вход сумматора 4поступает код, соответствующий значению дробного разряда коэффициента.После поступления на вход делителя 30частоты 1 количества импульсов соответствующих коэффициенту, установленному делителем частоты 1, еговыходной импульс переписываетв регистр 3 код числа, который имеется в это время на информационныхвыходах сумматора 4. С регистра3 он вновЬ поступает на информационный вход сумматора 4 этого же разряда. В сумматоре 4 осуществляетсяарифметическое суммирование трехчисел: поступающего с шины 5, с регистра 3 и с выхода переноса сумматора 4 младшего разряда, если онестьС приходом очередного импульса делителя частоты 1.код суммы трех 45чисел записывается в регистр 3 данного разряда и т.д. Суммированиепродолжается до тех пор, пока суммачисел, поступающих на сумматор 4,не будет равна или более 10. В этом 50случае на выходе сумматора 4 вырабатывается сигнал переноса, а в сумматоре 4 остается код числа, соответствующий разности числа, давшего перенос и емкости сумматора 4, т.е.избыток сверх 10. Сигнал переноса 4поступает на блок 2 и дает емукоманду на исключение одного импульса из входной последовательностив очередном цикле счета, что равно-.сильно увеличению коэффициента деления на единицу.Для примера рассмотрим получениекоэффициента деления 8+0,3,В делителе частоты 1 устанавливается коэффициент деления И , а в 55 15 4сумматоре 4 н разряде десятых по первому информационному входу поступает код, соответствующий числу 3. С приходом М импульсов на вход делителя частоты 1 с его выхода поступит импульс на тактовый вход регистра 3 в разряде десятых, который перепишет число, имеющееся н сумматоре 4 данного разряда. Число, записанное в регистр 3, вновь поступает в сумматор 4, в котором образуется код числа 6, т.е. сумма числа, записанного в регистре 3 и числа, поступающего с шины 5. В следующем цикле выходной импульс делителя частоты 1 перепишет это число в регистр 3, а в сумматоре 4 образуется новая сумма - число 9. По поступлении числа 9 в сумматор 4 с его выхода переноса появится сигнал, который дает команду блоку 2 на исключение импульса из входой последователЬности в очередном четвертом цикле счета, т.е. коэффициент в этом случае будет И+1. В сумматоре 4 в это время запишется код, соответствующий числу 2. Следующее увеличение коэффициента на единицу будет в седьмом и десятом циклах.Таким образом, в трех циклах из десяти схема дает нозможность получить коэффициент деления Я+1, а усредненный коэффициент будет равен М+ +3/10.Аналогичным образом работают последующие разряды, причем сигнально:переноса подаются на вход переноса последующего старшего разряда.формула изобретенияПрограммируемый делитель частоты, содержащий делитель частоты с переменным коэффициентом деления и блок исключения импульсов, о т л и ч а ющ и й с я тем, что, с целью расширения функциональных возможностей и повышения надежности работы, устройства, в него введены регистры и сумматоры, при этом первые входы делителя частоты с переменным коэффициентом деления и блока исключения импульсов объединены и подключены к входной шине, второй вход делителя частоты с переменным коэффициентом деления соединен с выходом блока исключения импульсов, первый выход со вторым входом блока исключения импульсов, а выход - с тактовыми входами регистров, информационные входы которых подключены к информационным выходам сумматоров соответствующих разрядов, а выходы - к первым информационным входам сумматорон соответствующих разрядов, вторые информационные входы которых и третий вход делителя частоты с переменным коэффициентом деления подключены к шине657615 Вкос 7 Составитель Т.АфанасьеваТехред С. Ми гайКорректор О Билак Редактор Н, 1:аменская Заказ 1823/58 Тираи 1059 ПодписноеЦНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035 Москвак 111-35 РаУшскаЯ наб.,Д.45. к,филиал ППП Патент, г.ужгород, ул.Проектная,4 ввода управления, причем выходпереноса сумматора старшего разрядасоединен с управляющим входом блокаисключения импульсов, а вход переноса " с выходом переноса сумматорапоследующего младшего разряда. Источники информации, принятыево внимание при экспертизеПатент СНА М 32 17267,кл. 331-16, 1966,2, Авторское свидетельство СССРМ 506130, кл. Н 03 К 23/00, 1974.
СмотретьЗаявка
2425571, 06.12.1976
ПРЕДПРИЯТИЕ ПЯ В-2132
ЖУК ОЛЕГ ЯКОВЛЕВИЧ, ЕРШОВ ВИКТОР ЕМЕЛЬЯНОВИЧ, ВАРФОЛОМЕЕВ ГЕННАДИЙ ФЕДОСОВИЧ
МПК / Метки
МПК: H03K 23/00
Метки: делитель, программируемый, частоты
Опубликовано: 15.04.1979
Код ссылки
<a href="https://patents.su/3-657615-programmiruemyjj-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Программируемый делитель частоты</a>
Предыдущий патент: Устройство для контроля двоичного счетчика
Следующий патент: Двоичный делитель импульсов
Случайный патент: Устройство индикации для систем следящегопривода