Устройство для контроля микросхем

Номер патента: 648981

Авторы: Лепешонкова, Ордынцев

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 17,01,77(21) 2446756/18-24 Союз Советскиа Социюпнстичюскнз РЕСУбамк(23) Приоритет осударственныб комитет СССР по делам изобретений и открытий(088,8) Опубликовано 2502796 юллетень7Дата опубликования описания 2502,79 Авторыизобретен В.М. Ордынцев Лепешонков 54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МИКРОСХЕ про а Изобретение относится к цифровой вычислительной технике, в частности к устройствам для проверки элементов цифровых вычислительных машин, например микросхем.Известно устройство для контроля микросхем, содержащее эталонную микросхему, генератор импульсов, двоичный счетчик, блок сравнения, индикаторы 11Наиболее близким техническим решением к данному изобретению является устройство для контроля микросхем, содержащее генератор импульсов, двоич ный счетчик, элемент И, эталонную микросхему, индикаторы, блок сравнения, ключ установки в исходное состояние, причем выход генератора импульсов соединен с первым входом элемента И, выходы двоичного счетчика соединены со входами проверяемой и эталонной микросхем, выходы которых соединены со входами блока сравнения один вывод ключа установки в исходное состояние соединен с источником питания, а другой вывод - с управляющими входами двоичного счетчика проверяемой и эталонной микросхем 2).НедостаткОм известных устройствявляется недостаточное быстродействие, вызванное тем, что на входы веряемой и эталонной микросхем под ются все состояния двоичного счетчика, хотя среди них имеются запрещенные состояния.Целью изобретения является повышение быстродействия.Поставленная цель достигается тем, что в устройство введены генератор одиночного импульса, ключ одиночного . шага, блок исключения запрещенных состояний и два элемента ИЛИ, причем один вывод ключа одиночного шага соединен с источником питания, а другой вывод - со входом генератора одиночного импульса, выход которого соединен с первым входом первого элемента ИЛИ, выход элемента И соединен со вторым входом первого элемента ИЛИ, выход которого соединен со входом двоичного счетчика, выходы которого соединены со входами блока исключения запрещенных состояний и первой группы индикаторов, выходы проверяемой и эталонной микросхем соединены со второй и третьей группами индикаторов, выход блока сравнения соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом блока исключения запрещенных состоя 648981ний, а выход соединен с вторым входомэлемента И, а также тем, что блокисключения запрещенных состояний содержкт дешифратор, элемент ИЛИ и гереключатели, причем входы блока соединены со входами дешифратора, выходы которого соединены соответственно 5с первыми неподвижными контактами переключателей, вторые неподвижные контакты которых соединены с источникомпитания, подвижные контакты переключателей соединены со входами элемен- ята ИЛИ, выходы которого являются выходом блока,На фкг. 1 представлена схема устройства для контроля микросхем; нафиг. 2 - схема блока исключения за цпрещенных состояний,Устройство содержит проверяемуюмикросхему 1, зталонную микросхему 2,генератор импульсов 3, генератор 4одиночного импульса, элемент ИЛИ 5,элемент И б, элемент ИЛИ 7, двоичный счетчик 8, ключ 9 одиночного шага, ключ 10 установки в исходное состояние, блок сравнения 11, индикаторы 12, 13 и 14 и блок 15 исключениязапрещенных состояний. При этом выход 25генератора импульсов 3 соединен спервым входом элемента И 6, а второйвход элемента И 6 соединен с выходомэлемента ИЛИ 5, у которого первыйвход соединен с выходом блока сравненкя 11, а второй вход - с выходомблока 15 исключения запрещенных состояний, а выход элемента И б соединен с одним входом элемента ИЛИ 7,другой вход которого соединен с выходом генератора 4 одиночного импульса, а вход последнего соединен сключом 9 одиночного шага. Выходыдвоичного счетчика 8 соединены совходами проверяемой 1 и эталонной 2микросхем, блока 15 исключения запрещенных состояний и первой группы индикаторов 12.Выходы проверяемой микросхемы 1соединены со входами блока сравнения 11 со входами второй группы индикаторов 13, Выходы эталонной микросхемы 2 соединены со входами блокасравнения 11 и входами третьей группы индикаторов 14, Управляющие входыдвоичного счетчика 8, проверяемой 50микросхемы 1 к эталонной микросхемы2 соединены с ключом 10 установкив исходное состояние.Блок исключения запрещенных сосгоянкй (см.фкг.2) состоит кз дешифратора 16, переключателей 17 к .элемента ИЛИ 18Подвижный контакт у каждого изпереключателей 17 соединен со входомэлемента ИЛИ 18, Один неподвижныйконтакт этого переключателя соединенс выходом дешифратора 16, а другойс источником питания.Проверка микросхемы начинаетсяс включения ключа 10, При этом происходит сброс счетчика 8, проверяемой б и эталонной микросхем (если они этого требуют) в начальное состояние, Индикатор 12 покажет нулевое состояние, соответствующее комбинации логических уровней, поцанных на входы микросхем 1 и 2. Если при этом на выходах микросхем одинаковые комбинации логических уровней, то на индикаторах 13 и 14 показаны одинаковые числа, а блок сравнения 11 выдает на вход элемента ИЛИ 5 разрешающий сигнал, который поступает на вход элемента И б, и очередной импульс от генератора 3 проходит через элемент И б и элемент ИЛИ 7 на вход счетчика 8. Счетчик изменяет свое состояние наединицу, На входы микросхем 1 и 2 подается новая кодовая комбинация, и процесс идет, как и раньше, Если же блок сравнения 11 устанавливает, что комбинация логических уровней на выходе проверяемой микросхемы 1 не такая, как у эталонной микросхемы , то разрешающий сигнал на вход элемента И 6 не выдается. По показаниям индикаторов 12, 13 и 14 можно зарегистрировать логические уровни на входах и выходах микросхем. Для продолжения проверки в этом случае необходимо включить ключ 9, Генератор 4 выдает один импульс, который изменяет состояние счетчика 8 на единицу, далее процесс повторяется.Если проверяемая микросхема полностью соответствует эталонной, счетчик 8 находится в непрерывном движеЕсли в таблице состояний проверяемой микросхемы некоторые состоянияотсутствуют и являются запрещенными,так как создают неопределенное сочетание выходных логических уровней,то используется блок 15 исключениязапрещенных состоякий,Переключатели 17, соответствующиезапрещенным состояниям, устанавливаются в положения, при которых выходыдешифратора 16 соединены со входамиэлемента ИЛИ 18. При появлении навыходе счетчика 8 комбинации логических уровней, представляющей запрещенное состояние, на одном из выходовдешкфратора 16 возникает разрешающийпотенциал, который через соответствующий переключатель 17 и элементы ИЛИ18 и 5 поступает на вход элемента И 6Благодаря этому очередной импульс отгенератора 3 может пройти через элемент И б даже в том случае, если блоксравнения 11 не выдает разрешения изза несовпадения комбинаций на выходах проверяемой и эталонной микросхем,Частота следования импульсов, выдаваемых генератором 3, выбираетсятакой, чтобы до появления очередногоимпульса на входе элемента И б успевали закончиться переходные процессы в микросхемах, блоке сравнения64898 и элементе ИЛИ 5 вызванные поступлением предыдущего импульса в счетчик 8,Применение изобретения позволяет значитсльна ускорить проверку микросхем, поскольку процесс проверки полностью автоматизирован. 1, Устройство для контроля микро" схем, содержащее генератор импульсов двоичный счетчик, элемент И, эталонную микросхему, индикаторы, блок сравнени, ключ установки Б исхоцкае состояние, причем выход генератора импульсов соединен с первым входом элемента И, ВЫХОДЫ дваичнога счетчика сОединены сО Бходами проверяемой и эталонной микрОсхемр выходы ката рых соединены со входами блока сравнения, один вывод ключа установки В исходное сОстаякие СОединек с ис- точкикОм питания, а другои вывод с управляющими входами дваичнага счетчика, проверяемой и эталонной микросхем, а т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в устройство введень; гекератОр ОдинОчнОГО импульса ключ ади - ночного шага, блок исключения запрещенных состОякий и Два элемента ИЛИ приче адик вывОд ключа Одикочнсга шага соединен с источником питания,. а другой вывод - са вхацом гекер=.тора ОдинОчнОГО импульса,. зыхОд катО- рогО соединен с первым входом перваГ3.Н каз . 5946 ТНВаж 779 Подписка ИП лиал ППП Патек г. Ужгород, ул. Проектная Формула изобретения го,элемента ИЛИ, выход элемента Исоединен со вторым входом первогоэлемента ИЛИ, выход которого соединен са входом .двоичного счетчика,выходы которого соединены со входами блока исключения запрещенных состояний и первой группы индикаторов,выходы проверяемой и эталонной микросхем соединены со второй и третьейгруппами индикаторов, выход блокасравнения соединен с первым входомвторого элемента ИЛИ, второй входкоторого соединен с выходом блокаисключения запрещенных состояний,а выход соединен со вторым входом элемента И. 2. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок исключения запрещенных состояний содержит дешифратор, элемент ИЛИ и пере"ключатели, причем входы бло(а саедикекы со входами дешифратора, выходыкоторого соединены соответственнос первыми неподвижными контактамипереключателей, вторые неоднеконтакты которых соединены с источником питакия, подвижные контактыпереключателей соединены са одамиэлемента ИЛИ, выходы которого являются выходом блока,Источники информации, принятыево внимание при экспертизе"1, Авторское свидетельство СССРР 451994, С 06 Р 11/00,- 1973.2. Электроника 1, Р 8, 1974,с. 65-67.

Смотреть

Заявка

2446756, 17.01.1977

ПРЕДПРИЯТИЕ ПЯ Г-4903

ОРДЫНЦЕВ ВЯЧЕСЛАВ МИХАЙЛОВИЧ, ЛЕПЕШОНКОВА ЗОЯ ВЛАДИМИРОВНА

МПК / Метки

МПК: G06F 11/00

Метки: микросхем

Опубликовано: 25.02.1979

Код ссылки

<a href="https://patents.su/3-648981-ustrojjstvo-dlya-kontrolya-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля микросхем</a>

Похожие патенты