Временной выравниватель каналов для передачи дискретных сигналов

Номер патента: 614540

Авторы: Балакай, Болдин, Соловьев

ZIP архив

Текст

Союз Советснни Соцналнстнцесини Рюслблнк(45) Дата опубликования описания 0906,78 Н 0 В эгона Государотееииый иомитет Сооата Иииистроо СССР оо делам иэооретеиий и иирвй(54) ВРЕМЕННОЙ БЫРАВНИБАТЕЛЬ КАНАЛОВ ДЛЯ ПЕРЕДАЧИ ДИОКРЕТНЫХ СИГНАЛОВ Изобретение относится к электросвязи и дэны фазовый дискриминатор, коммутатор чаоможет использоваться в системах передачи тот и переключатель режимов, при этом выдискретной информации по каналам связи с :ход блока задержки через фазовый дискримиизменяющимися параметрами. натор подключен к одному из входов перекпюИзвестен временной выравниватель кана- чателя режимов, к другому входу котороголов для передачи дискретных сигналов, содер- ,подключен выход блока контроля, а выход лежащий входной коммутатор каналов, выходы реключателярежимовподключенквходублькоторого непосредственно и через блок задери- кауправления,дополнительныйвыходкотороки подключены к входам выходного коммута- гоподключенкуправляощимвходам входно,тораканалови блока контроля, а также ,гокоммутатора каналов, выходногокоммута,блок управления, выход которого подклютора каналов и коммутатора частоты, выходчен к управляющему входу блока задерж- которого подключен кдругому входуфазовогоки 11. . дискриминатора, причем на управляющий входОднако этот временной выравниватель име- переключателя режимов поданы тактовые имет низкую точность выравнивания, И.пульсы поиска, на управляющий вход блокаЦепь изобретения - повышение точности управления - сигнал блокировки, а на входывыравнивания. коммутатора частот поданы тактовые импульдля этого в временной выравниватель ка- сы, соответствующие входным информационнымналов для передачи диокретных сигналов, сз последовательностям первого и второго канадержапий входной коммутатор каналов, выхо- щ лов,ды которого непосредственцо и через блок за- На чертеже изображена структурная электдержки подключены к входам выходного ком- рнческня схема предложенногб временного вымутатора каналов и блока контроля, а также равнивателя каналов,блок управления, выход которого подключен Временной выравциватель каналов содерк управляюн:,ему входу блока задержки.вне- д жит входной коммутатор 1 каналов, выкщыкоторого непосредственно и через блок 2 задержки подключены к входам выходцто ком мутатора 3 кацапов и блока 4 коцтропя, а также бпок 5 управпецня, выход которого подключен к управляющему входу бпока 2 5 задержки, фазовый дискриминатор 6, коммутатор 7 частот и переключатель 8 режимов, при этом выход блока 2 задержки через фазовый дискриминатор 6 подкпючен к одному из входов переключатели 8 режимов, к дру о гому входу которто подключен выход блока 6 коцтропя, а выход перекпючатепя режимов 8 подключен к входу блоКа 5 управпения, дополнительный выходкоторого подключен к управляющим входам Входного коммутатора 15 1, выходного коммутатора 3 и коммутатора 7 частот, выход которого подкпючец к другому входу фазового дискриминатора 6, причем ца.управпяющий вход переключателя 8 режимов поданы тактовые импупьсы пщс О ка, ца управляющий вхЬд бпока 5 управпециасигнал бпокировки, а на входы коммутатора 7 частот поданы тактовые импупьсы, соответствующие входным инфо 1 рмациоццым после-, доватепьцостям первого и втовто каналов. 25Временной выравниватепь канадов работаЕт СПЕДУИШИМ 06 РаЗОМссВременной выравниватепь обеспечивает сиифазность ицфовмации на выходе устройства при временном расстпасовании информа-ЗО ции ца входе.В момент вкпюсенияс бпок 2 задержки может находитьса в произвольном состоянии; Еспи сицфазности нет, то блок 4 коцтропя выцает команду на переключатель 8 режи мов, и устройство переводится в режим поиока, В режиме поиска задержка информации изменяется с частотой тактовых импульсов поиска с дискретным шагом, обусповнеццым необходимой точностью фазирования.с 10Если в резупьтате изменения времецной задержки в одном из кацапов не достигнута сицфазцость, то по команде с бпока 5 управ. пения формируется сигнап, с помощью которого блок 2 задержки переключается в другой канал посредством входного и выходно го коммутаторов 1 и 3.Перекпючение бпока 2 задержки из канапа в кацап производится топько при цупе 50 вой задержке, чтобы избежать скачка фазы выходной информации в момент переключения.Режим п оиска при э том осушес твпяе тся аналогично описанному вьцде до момента достижения синфаэности информации обоих55 канапов. По достижении сицфаэности выходных информационных поспедоватепьностей устройство переводится в режим слежения, с помощью перекпючатепя 8 режимов, на котгй с ит 1 и а П В режиме свеженин фазовый дискриминатор 6 формирует сигнал "Знак изменения задержки", который формируется путем сравнения информации, поступающей с блока 2 задержки, и тактовой частоты. Коммутатор 7 частот подключает на вход фазового дискриминатора 6 тактовую частоту той информации, которач не проходит через блок 2 задержки. Ьпок 5 управпения изменяет задержку в сторацу увепичения ипи уменьшения в соответствии со "Знаком измецения задержки".Если в режиме спежения синфазцость нарушилась, блок 4 контропя формирует команду, переводящую временной выравниватепь в режим поиска посредством переключателя 8 ре. жимов. При обрыве одного иэ каналов на вход устройства поступает сигнап "Обрыв", который поступает на блок 5 управления и запрещает изменение задержки на время действия этого сигнала.Введение в устройство новых блоков и связей позвопяет работать в двух режимах- поиска и спежения и автоматически переходить с однто режима на другой, что дает возможйость осуществлять передачу информации, по кацапам связи с изменяющимися в процессе работы параметрами,Ф ормупа из обретенияВременной выравниватепь каналов для передачи дискретных сигнапов, содержащий вход. сной коммутатор канадов, выходы которого непосредственно и через блок задержки подкшачены к входам выходного коммутатора кацапов и блока контроля, а также бкок управления, выход которого подключен к управляющему входу бпока задержки, о т л и ч аю ш и й с я тем, что, с цепью повышения точности выравнивания, введены фазовый дискриминатор, коммутатор частот и переключатель режимов, при этом выход блока задержки через фазовый дискриминатор подкпючен к одному из входов перекпючатепя режимов, к другому входу которого подключен выход бпока, контроля, а выход переключателя режимов подключен к входу бпока управпения, допопнитепьный выход которого подкпючен к управпающимвходам входнто коммутатора каналов, выходного коммутатора кацапов и коммутатора частот, выход которто подключен к другому входу фазового дискриминатора, причем ца управляющий вход переключатеця режимов поданы тактовые имтн, хт ссси тсл ид сплааааюисий иъ" гю 6 ЛЫй614540 Составитель Е. ПогибловРедактор И, Марховская Техред М. Левицкая оРРектор Л. Небопа Заказ 3 710/4 7ЦНИИ коммутатора частот поданы тактовые импульсы, соответствующие входным информационным 1 поспедоватепьностям первого и второгок аннан ов. Тираж 805Государственного кпо делам изобрМосква, Ж-З 5, Р Источники информации, принятые во внп 1.мание при экспертизе:1. Авторское свидетепьсгво СССРМ 507946, кн Н 04 В Э/04, 1974. Подписное митета Совета Министров СССР тений" и открытий ская наб., д. 4/5

Смотреть

Заявка

2175665, 29.09.1975

ПРЕДПРИЯТИЕ ПЯ В-8542

БОЛДИН БОРИС КОНСТАНТИНОВИЧ, БАЛАКАЙ ВАСИЛИЙ ГЕОРГИЕВИЧ, СОЛОВЬЕВ СЕРГЕЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H04B 3/04

Метки: временной, выравниватель, дискретных, каналов, передачи, сигналов

Опубликовано: 05.07.1978

Код ссылки

<a href="https://patents.su/3-614540-vremennojj-vyravnivatel-kanalov-dlya-peredachi-diskretnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Временной выравниватель каналов для передачи дискретных сигналов</a>

Похожие патенты