Устройство исправления пакетовошибок в каналах передачи данных
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 508949
Автор: Чуднов
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 01) 508949 Союз Советских Социалистических Республик(61) Дополни ное к авт. свид 51) М. КлН 041. 1/10Н 041. 27/18 86787 22) Заявлено 07.01,74 ( с присоединением зая Государственныи комитет Совета Министров СССР ро делам изобретенийн цткрытнК 23) ПциоритОпубликован 3) УДК 621.327,8: 621) Заявитель 54) УСТРОЙСТВО ИСПРАВЛЕНИ В КАНАЛАХ ПЕРЕДАЧ АКЕТОВ АННЫХ К Изобретение относится к технике связи и может использоваться в аппаратуре передачи дискретной информации,Известно устройство исправления пакетов ошибок в каналах передачи данных, содер жащее на передающей стороне последовательно соединенные кодопреобразователь циклического кода и основной рекуррентный преобразователь, а на приемной стороне - накопители, схемы сравнения, блоки обнаружения 10 ошибок и схему И, выход которой соединен с одним из входов схемы НЕТ.Цель изобретения - повышение помехоустойчивости связи.Для этого на передающей стороне введен 15 блок изменения порядка следования комбинаций на выходе основного рекуррентного преобразователя, а на приемной стороне - блок восстановления порядка следования комбинаций, выход которого через последовательно со единенные накопитель 2-й комбинации, дополнительный рекуррентный преобразователь и блок обнаружения ошибок 1-й комбинации подключен к одному из входов схемы И, к другому входу которой подключен выход бло ка обнаружения ошибок 2-й комбинации, причем й выходов накопителя 2-й комбинации подсоединены к входам блока обнаружения ошибок 2-й комбинации через соответствующие схемы сравнения, а а - Й выходов этого 30 накопителя подключены к соответствующим входам блока обнаружения ошибок 2-й комбинации непосредственно, кроме того выход блока обнаружения ошибок 1-й комбинации через последовательно соединенные накопитель 1-й комбинации, коммутирующий блок и кодопреобразователь Й последовательных элементов подкпочен к второму входу схемы НЕТ и к соответствующим входам схем сравнения.На чертеже приведена функциональная схема устройства,Устройство исправления пакетов ошибок в каналах передачи данных содержит на передающей стороне последовательно соединенные кодоиреобразователь 1 циклического кода, основной рекуррентный преобразователь 2 и блок 3 изменения порядка следования комбинаций, подключенный к входу дискретного канала 4 связи, а на приемной стороне - блок 5 восстановления порядка следования комбинаций, выход которого через последовательно соединенные накопитель 2-й комбинации б, й выходов которого подсоединены к входам бло. ка 7 обнаружения ошибок 2-й комбинации через соответствующие схемы 8 сравнения, а г - Й выходов этого накопителя - к соответствуощим входам блока 7 обнаружения ошибок 2-й комбинации непосредственно, дополнительный рекуррентный преобразователь 9 и блок 10 обнаружения ошибок 1-й комбинации102025 1-й комбинации 13 и накопителе 2-й комбинации 6. Дополнительный рекуррентный преобразователь 9 восстанавливает информационную часть 1-й комбинации из двух последних принятых, а блок 10 обнаружения ошибок 1-й комбинации при обнаружении в комбинации ошибок посылает сигнал на схему И 11. Коммутирующий блок 14 п-кратно за цикл работы устройства коммутирует А последовательных выходов ячеек памяти накопителя 1-й комбинации 13 с соответствующими входами кодопреобразователя 15 й последовательных элементов, который восстанавливает по Й последовательным элементам кодовой комбинации недостающие и - И элементы. Схемы 8 сравнения в каждом из и вариантов восстановления информационных элементов 1-й комбинации кодопреобразователем 15 й последовательных элементов производят рекуррентное преобразование информационных элементов 2-й комбинации. При отсутствии ошибок в дискретном канале 4 связи комбинации с восстановленным порядком следования поступают через накопитель 2-й комбинации 6, дополнительный рекуррентный преобразователь 9, блок 10 обнаружения ошибок 1-й комбинации, накопитель 1-й комбинации 13, коммутирующий блок 14, кодопреобразователь 15 й последовательных элементов на вход схемы НЕТ 12 и ввиду отсутствия запрещающего сигнала с выхода схемы И 11 инфор.лационные элементы считываются Й тактовыми импульсами на выход устройства.При обнаружении ошибок в кодовой комбинации она записывается в накопитель 1-й комбинации 13, затем элементы этой комбинации зо 35 40 45 50 55 бо б 5 подключены к одному из входов схемы И 11, к другому входу которой подключен выходблока 7 обнаружения ошибок 2-й комбинации, а выход - к одному из входов схемы НЕТ 12, причем выход блока 10 обнаружения ошибок 1-й комбинации через последовательносоединенные накопитель 1-й комбинации 13, коммутирующий блок 14 и кодопреобразователь 15 Й последовательных элементов подключен к второму входу схемы НЕТ 12 и к соответствующим входам схем 8 сравнения,Устройство работает следующим образом.На вход устройства поэлементно поступаютА-элементные комбинации. Кодопреобразователь 1 циклического кода преобразует их в и-элементные комбинации, принадлежащиециклическому коду. Основной рекуррентный преобразователь 2 осуществляет преобразование Й информационных элементов каждой кодовой комбинации, прибавляя к ним по модулю два соответствующие элемента предыдущей комбинации, Блок 3 изменяет порядокследования комбинаций таким образом, что пакет ошибок не воздействует одновременно на две последовательные комбинации после восстановления порядка их следования. Блок5 восстанавливает первоначальный порядок их следования. Две последние принятые комбинации хранятся соответственно в накопителе записываются в кодопреобразователь 15 й последовательных элементов и в нем восстанавливаются остальные п - А элементы. В случае ошибочного восстановления 1-й комбинации, если пакетом ошибок искажены не последние п - й элементы, информационные элементы 2-й комбинации также восстанавливаются неверно и с вероятностью 2" -ошибка обнаруживается блоком 7 обнаружения ошибок 2-й комбинации. В этом случае коммутирующим блоком 14 в кодопреобразователь 15 Й последовательных элементов записываются следующие Й элементы (2,31+1), Процесс опробирования Й последовательных элементов продолжается до тех пор, пока в кодопреобразователь 15 й последовательных элементов не запишутся все неискаженные в дискретном канале 4 связи символы. Тогда кодовая комбинация восстановленная в кодопреобразователе 15 Й последовательных элементов, соответствует переданной, информационные элементы, подаваемые на вход блока 7 обнаружения ошибок 2-й комбинации, соответствуют элементам 2-й комбинации, поступившей на вход устройства, и блок 7 обнаружения ошибок 2-й комбинации через схемы И 11 и НЕТ 12 формирует сигнал на выдачу информационных элементов комбинации на выход устройства.Таким образом, устройство с вероятностью ошибки не более 2" - " исправляет пакеты ошибок длиной и - й, если в каждой комбинации, искаженной пакетом ошибок, не искажены какие-либо й последовательные элементы. Формула изобретен и яУстройство исправления пакетов ошибок в каналах передачи данных, содержащее на передающей стороне последовательно соединенные кодопреобразователь циклического кода и основной рекуррентный преобразователь, а на приемной стороне - накопители, схемы сравнения, блоки обнаружения ошибок и схему И, выход которой соединен с одним из входов схемы НЕТ, отлич ающееся тем, что, с целью повышения помехоустойчивости связи, на передающей стороне введен блок изменения порядка следования комбинаций на выходе основного рекуррентного преобразователя, а на приемной стороне - блок восстановления порядка следования комбинаций, выход которого через последовательно соединенные накопитель 2-й комбинации, дополнительный рекуррентный преобразователь и блок обнаружения ошибок 1-й комбинации подключен к одному из входов схемы И, к другому входу которой подключен выход блока обнаружения ошибок 2-й комбинации, причем Й выходов накопителя 2-й комбинации подсоединены к входам блока обнаружения ошибок 2-й комбинации через соответствующие схемы сравнения, а п - Й выходов этого накопителя подключены к соответствующим входам блока обнаружения ошибок 2-й комбинации непосредственно, кроме того выход блока обнаружения ошибокКорректор Л. Орлова Редактор Н, Суханова Заказ 1041/18 Изд. Мо 1216 Тираж 864 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Типография, пр. Сапунова, 2 1-й комбинации через последовательно соединенные накопитель 1-й комбинации, коммутирующий блок и кодопреобразователь й последовательных элементов подключен к второмувходу схемы НЕТ и к соответствующим входам схем сравнения.
СмотретьЗаявка
1986787, 07.01.1974
ВОЕННАЯ ОРДЕНА ЛЕНИНА КРАСНОЗНАМЕННАЯАКАДЕМИЯ СВЯЗИ
ЧУДНОВ АЛЕКСАНДР МИХАЙЛОВИЧ
МПК / Метки
МПК: H03M 13/51, H04L 27/18
Метки: данных, исправления, каналах, пакетовошибок, передачи
Опубликовано: 30.03.1976
Код ссылки
<a href="https://patents.su/3-508949-ustrojjstvo-ispravleniya-paketovoshibok-v-kanalakh-peredachi-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство исправления пакетовошибок в каналах передачи данных</a>
Предыдущий патент: Устройство для измерения временныхдевиаций импульсов в цифровых трактах
Следующий патент: Устройство для коррекции ошибокв системах передачи данных с решающейобратной связью
Случайный патент: Свая