Двоичный счетчик
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 508940
Авторы: Грехнев, Павлюченков
Текст
Опубликов 03.76. Б)оллетеньам нэобретеннй открытий Дата опубликования описания 19.05.7 2) Авторы изобретеии) Заявите 54) ДВОИЧНЫЙ СЧЕ 30 Изобретение относится к цифровой вычислительной технике и автоматике и может применяться в управляющих и вычислительных устройствах,Известен двоичнь(й счетчик, каждый разряд которого содержит четыре элемента И - ИЛИ - НЕ, Выход первого элемента И - ИЛИ - НЕ соединен с входом первого элемента И второго элемента И - ИЛ Ив НЕ и с входом второго элемента И трс- )0 тьего элемента И - ИЛИ- -НЕ, выход второго элемента И- -ИЛИ- -1-1 Ес входом второго элемента И первого элемента И - ИЛИ - НЕ, а выход третьего элемента И - ИЛИ - НЕ - с входом второго элемента И второго элемента И - ИЛИ - НЕ и с входом второго элемента И четвертого элемента И - ИЛИ - НЕ, выход которого подключен к входу первого элемента И первого элемента И - ИЛИ - НЕ и к входу первого эле мента И третьего элемента И - ИЛ Ив НЕ, причем тактирующий сигнал подан на входы первых элементов И первого и третьего элементов И - ИЛИ - НЕ, на вход второго элемента И второго элемента И - 25 ИЛИ - НЕ и через дополнительный инвертор на вход второго элемента И третьего элемента И - ИЛИ - НЕ.Цель изобретения - повышение быстродействия счетчика. Это достигается тем, что выход четвертого элемента И - ИЛИ - НЕ каждого разряда соединен с входом второго элемента И второго элемента И - ИЛИ - 11 Е ио:лсдую)пего разряда, выход третьего элен)сита И- ИЛИ - НЕ нечетного разряда - с входом иср)гого элемента И четвертого элемента И ИЛИ- - НЕ послсдутощего четного разряда, а выход четвертого элемента ИИЛИ; )си) 1)азряда с входох )г)пого ),и х)тип; И трстьсп) элсмс)гга И ИЛИ - 11, оследу)о)цего ис 1)сти)Г) р);)р 5)д).С,труктуриа 5 схема дв)ии) с)(к) )оказана иа чертеже.Счетчики содержат ииве 1 ор 1 и ио четыре элемента И - ИЛИ - НЕ в каждом разряде. В каждом разряде в )ход элемента И - ИЛИ - НЕ 2 соединен с входом первого эг)смента И элемента И - ИЛИ - 11 Е 3 и с входом второго элемента И элемента И - ИЛИ - НЕ 4, выход элемента 3 - с входом второго элемента И элемента 2, выход элемента 4 - с входом второго элемента И элемента 3 и с входом второго элемента И элемента И - ИЛИ - НЕ 5, выход которого с)вязан с входом первого элемента 11 элемента 2. Вход 6 счетчика полил)очеи к входам пери )и элементов И элемситов 2 и 4, входу второго элемента И элемента 3 и вхо;р и- вер)о 1 па 1, выход которого подсоединен к вхо 50894015 3ду второго элемента И элемента 4, Выход элемента 5 каждого разряда соединен с входом второго элемента И элемента 3 следующего разряда, выход элемента 4 нечетного разряда - с входом первого элемента И элемента 5 последующего четного разряда, выход элемента 5 четного разряда - с входом второго элемента И элемента 4 последующего нечетного разряда.Устройство работает следующим образом.Первый разряд счетчика работает как обычный триггер со счетным входом, срабатывание же второго разряда осуществляется лишь при условии, что триггер первого разряда находится в состоянии единица. Действительно, в этом случае сигнал, равный логическому нулю, с выхода элемента 4 первого разряда поступает на вход второго элемента И элемента 3 второго разряда и закрывает этот элемент.Поскольку на выходе элемента 5 первого разряда лсгическая единица, то с приходом импульса счета триггер памяти второго разряда изменяет свое состояние. Если же триггер первого разряда находится в состоянии нуль, то на выходе элемента 4 этого разряда - логическая единица, а на выходе элемента 5 - логический нуль, следовательно, второй элемент И элемента 3 второго разряда закрыт, а на выходе элемента 5 второго разряда - логический нуль, независимо от того, в каком состоянии находится триггер памяти второго разряда, Таким образом, первый элемент И элемента 2 второго разряда также закрыт и отсутствует сигнал переноса с выхода элемента 5 второго разряда в третий разряд, следовательно, первый элемент И 2 и второй элемент И элемента 3 третьего разряда также закрыты и с приходом импульса счета триггера третьего и второго разрядов не изменяет своего состояния, Срабатывание третьего разряда осуществляется лишь при условии, что триггеры и первого и второго разрядов находятся в состоянии единица, так как только в этом случае на выходе элемента 5 второго разряда оказывается сигнал, равный логической единице. Значения сигналов на выходах элементов 4 и 5 запоминаются на время действия импульса счета, что исключает повторное срабатывание триггеров в течении действия одного и того же импульса счета, Сигнал переноса на выходе элемента 5 данного разряда равен сумме сигналов ю 25 зо 4 о 45 5 д переноса из предыдущего младшего разряда и сигнала состояния триггера памяти данного разряда.Процесс суммирования выполняют элементы 4 и 5, причем время распространения сигнала переноса через один разряд равно времени переключения одного элемента И - ИЛИ - НЕ. Лналогичным образом и-й разряд срабатывает лишь при наличии сигнала переноса с выхода элемента 5 (г - 1)-го разряда счетчика, что указывает на то, что все (и - 1) разрядов счетчика находятся в состоя. нии единица.Формула изобретенияДвоичный счетчик, каждый разряд которого содержит четыре элемента И - ИЛИ - НЕ, причем выход первого элемента И - ИЛИ - НЕ соединен с входом первого элемента И второго элемента И - ИЛИ - НЕ и с входом второго элемента И третьего элемента И - ИЛИ - НЕ, выход второго элемента И - ИЛИ - НЕ соединен с входом второго элемента И первого элемента И - ИЛИ - НЕ, выход третьего элемента И - ИЛИ - НЕ соединен с входом второго элемента И второго элемента И - ИЛИ - НЕ и с входом второго элемента И четвертого элемента И - ИЛИ - НЕ, выход которого соединен с входом первого элемента И первого элемента И - ИЛИ - НЕ и со входом первого элемента И третьего элемента И - ИЛИ - НЕ, причем тактирующий сигнал подан на входы первых элементов И первого и третьего элементов И - ИЛИ - НЕ, на вход второго элемента И второго элемента И - ИЛИ - НЕ и через дополнительный инвертор на вход второго элемента И третьего элемента И - ИЛИ - НЕ, отличающийся тем, что, с целью повышения его быстродействия, выход четвертого элемента И - ИЛИ - НЕ каждого разряда соединен с входом второго элемента И второго элемента И - ИЛИ - НЕ последующего разряда, выход третьего элемента И - ИЛИ - НЕ нечетного разряда соединен с входом первого элемента И четвертого элемента И - ИЛИ - НЕ последующего четного разряда, а выход четвертого элемента И - ИЛИ - НЕ четного разряда соединен со входом второго элемента И третьего элемента И - ИЛИ - НЕ последующего нечетного разряда.508940 Составитель О. СкворцовТехред Г. Андреева Корректоры: В. Дод и А. Николаев актор И. Заказ 992/16ЦНИ ПодписноеСР И Типография, пр. Сапунова, 2 Изд.1220ударственного по делам из Москва, ЖТираж 1029комитета Совета Министрретенцй ц открытийРаушская наб., д. 4/5
СмотретьЗаявка
2013454, 05.04.1974
ВОЙСКОВАЯ ЧАСТЬ 44388
ГРЕХНЕВ ВЛАДИМИР АЛЕКСЕЕВИЧ, ПАВЛЮЧЕНКОВ НИКОЛАЙ ПАВЛОВИЧ
МПК / Метки
МПК: H03K 23/02
Опубликовано: 30.03.1976
Код ссылки
<a href="https://patents.su/3-508940-dvoichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоичный счетчик</a>
Предыдущий патент: Умножитель частоты следования им-пульсов
Следующий патент: Устройство связи
Случайный патент: Устройство для считывания информации с перфоленты