Номер патента: 493022

Автор: Максимов

ZIP архив

Текст

ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(22) Заявлено 18.0с присоединением осударстаенный комитетСовета Министров СССРпо делам изооретенийи открытий) Опубликовано 53) УДК 681.3 8.8) . 5.11.75,Бюллетень45) Дата опубликования описания 24.02,73 2) Авторы изобретения. В. Максимов и В. Л. Максим 71) Заявитель 54) ДЕШИфРАТ Изобретение матики и вычисли быть использовано частности, при поения пифровых вычи строении схем уп лительных машин,тре иной О пифрвторветья входи осится к области автоельной техники и может Известен дешифратор, содержаший диоды,первые два иэ которых анодами соединеныс первой входной шиной дешифратора, атий и четвертый - со второй входной шдевирратора, причем катоды первого итретьего из них соединены соответственнос катодами пятого и шестого диодов, вчерез первый и второй резисторы - с первой шиной питания, катоды второго и четвертого лиолов объединены и соединены скатолом седьмого диода, а через третийрезистор также с первой шиной питания,соединенной с первым выволом четвертогорезистора, и нвгрузочные резисторы, первые выводы которых связаны со второй шиной питания,Недостатком известного дешифрвторв является сложность схемы.Для упрошения схемы ле впредлагаемом устройстве тр вя шина соединена со вторым выводом четвертого резистора и с анодами дополнительных восьмого, девятого и десятого диодов, катоды которых соединены соответственно с анодами пятого шестого и седьмого диодов, причем аноды пятого, шестого и седьмого диодов и второй вывод четвертого резистора соединены соответственно с первыми выводами конденсаторов, вторые выводы которых подключены соответственно к выхоЛным шинам дешифрвтора и вторым выводам нагрузочных резисторов.Нв чертеже приведечв схема деппфрлтора. Он состоит из диодов 1-10, первМ вхолной шины 11, второй входной пиль 1 2, третьей входной шиты 13 и второго вхсл соответственно первого 14 и второго 3 5 разрядов счетчика, конденсвторов 1 6, н- грузочных резисторов 17, соответственно первого, второго, третьего и четвертого резисторов 18, 19, 20 и 21, первой шин питания 22, второй. шины питания 23, соответственно первого, второго, третьего и четвертого выходов 24, 25, 26 и 27 и первого выхода 28 разрядов счетчика.Первая входная шина 11 дешифраторасоединена с анодами первого и второго дрло-дов, катоды которых подключены соответственно через резисторы 18 и 20 к первой шине питания и к катодам диодов 5и 7, аноды которых связаны соответственно с катодами диодов 8 и 10. Аноды диодов 8 и 10 соединены с третьей входнойшиной 13, а катоды с соответствующимиконденсаторами, вторые обкладки которых 10соответственно являются первым (24) ивторым (26) выходами дешифратора ичерез нагрузочные резисторы 17 подключены к второй шине питания 23.Вторая входная шина 12 дешифратора 15соединена с анодами диодов 3 и 4, катоды которых подключены соответственночерез резисторы 18 и 19 к первой шинепитания, Причем катод диода 3 соединентакже с катодом диода 6, анод которого 20связан с катодом диода 9, а через конденсатор 16 и нагрузочный резистор 17 -к второй шине питания 23. При этом вэтой цепи анод диода 9 соединен с третьей входной шиной 13, а общая точка конденсатора 16 и нагруэочного резистора17 - с вторым выходом 25 дешифратора,Четвертый выход 27 дешифратора под -ключен к общей точке того конденсатора16 и нагрузочного резистора 17, связанного с второй шиной питания 23, втораяобкладка которого через резистор 2 1 связана с первой шиной питания,Первый вход 28 разрядов счетчика соединен с первым разрядом 14 счетчика, ЗЬа второй вход - с вторыми входами первого и второго разрядов счетчика.Устройство работает следующим образом, Очередной импульс синхронизации пошине 13 приводит схему дешифратора в 40исходное состояние, при котором первыйи второй разряды счетчика очищены, диоды 1, 2, 3 и 4 дешифратора открыты,конденсаторы 16 разряжены, а диоды 5,.6 и 7 закрыты отрицательным потенциалом шины 13.При поступлении импульсов на вход де, шифратора счетчик пересчитывает их, образуя коды последовательного ряда чисел,которые используются в управлении работой дешифратора.Образование очередного кода в счетчике вызывает появление сигналов на выходах дешифратора. В зависимости от структуры кода сигналы могут появиться как 55на одном, так и на нескольких выходах,что обусловлено использованием толькоодного входа дешифратора на один разрядсчетчика, Например, в разрядах счетчикафиксирован код числа "01 ". 1 60 Согласно включенным диодам сигнал в 1виде отрицательного импульса появится только на втором выходе дешифратора, Конденсатор 16 второго выхода дешифратора, заряжаясь через диод 6, сформирует отрицательный выходной импульс дешифратора. Код следующего числа "11" согласно включенным диодам дешифратора должен был бы вызвать появление сигнала на первом, втором и третьем выходе дешифратора. Однако выходной импульс : возникнет только на третьем выходе. Сигналы, возникающие при этом на первом и втором выходе дешифратора в данном случае являются сигналами неоднозначности и подавляются диодами 5 и 6, заряженными в предыдущих тактах работы через конденсаторы 16 первого и второго выходов дешифратора.Заряды конденсаторов удерживаются до очередного импульса синхронизации по ши не 13, который должен привести схему дешифратора в исходное состояние. Затем цикл работы дешифратора повторяется. формула изобретения1Дешифратор, содержащий диоды, первыедва из которых анодами соединены с первой входной шиной дешифратора, а третии четвертый - со второй входной шинойдешифратора, причем катоды первого итретьего из них соединены соответственнос катодами пятого и шестого диодов, ачерез первый и второй резисторы - с первой шиной питания, катоды второго и четвертого диодов объединены и соединеныс катодом седьмого диода, а через третий резистор - также с первой шиной питания, соединенной с первым выводом четвертого резистора, и нагрузочные резисто-,ры, первые выводы которых связаны совторой шиной питания, о т л и ч а ю щ и йс я тем, что, с целью упрощения дешифратора, его третья входная шина соединена со вторым выводом четвертого резистора и с анодами дополнительных восьмого,девятого и десятого диодов, катоды которых соединены соответственно с анодамипятого, шестого и седьмого диодов, причем аноды пятого, шестого и седьмогодиодов и второй вывод четвертого резистора соединены соответственно с первымивыводами конденсаторов, вторые выводыкоторых подключены соответственно к выходным шинам дешифратора и вторым выводам нагрузочных резисторов,493022 Заказ Щ Подписно Тираж 90 11 НИИИ осударственного комитета Совета Министров СССР по делам изобретений и открытий Москва, 13035, Раушская наб 4 Предприятие сПатент, Москва, Г 59, Бережковская иаб 24 Составитель Н.Милославскаяедакторй, Андреева Тех ред М.Семенов Корректор З.Тарасов

Смотреть

Заявка

1785882, 18.05.1972

ЛЕНИНГРАДСКАЯ ВОЕННАЯ ИНЖЕНЕРНАЯ КРАСНОЗНАМЕННАЯ АКАДЕМИЯ ИМ. А. Ф. МОЖАЙСКОГО

МАКСИМОВ ЛЕВ ВАСИЛЬЕВИЧ, МАКСИМОВ ВЛАДИМИР ЛЬВОВИЧ

МПК / Метки

МПК: H03K 13/24

Метки: дешифратор

Опубликовано: 25.11.1975

Код ссылки

<a href="https://patents.su/3-493022-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>

Похожие патенты