Дешифратор оперативного запоминающего устройства

Номер патента: 491210

Автор: Исаков

ZIP архив

Текст

(51) М, Кл. Н 03113/247 14,03.74 (21) 20 22) Заявл Государстеенныи комитет Совета Министров СССР ло делам изобретенийи открытий(23) Приори т еиь М 11.0,3.7 Опубликовано 05.11.75. БюллеДата опубликования описаци 53) УДК 681,325,5(54) ДЕ ЗАПОИ ИФРАТОР ОПЕРАТИВНОГ НАЮЩЕГО УСТРОЙСТВА(61) Дополнительное к авт с присоединением заявки -Изооретецис относится к области вычислительной техники и предназначено лля использования в оперативном запоминающем устройствс ЭВМ.Известны лиолцые дешифраторы адреса, содержащие координатные шины и числовые линейки, полсослинсипые одним концом к горизоитдлы 1 ым координатным Ш 11 иам, другим к аноду и катоду соединенных попарно диодов, своболгилс катоды которых полсоелицены к псрвым, а виолы - ко вторым вертикальным координатным шипам. При помощи пары первых транзисторных ключей вертикальиыс шины поочередно коммутируются к шине нулевого потенциала; при помощи парь вто. рых транзисторных ключси кджлдя из горизоитдльцых шин поочередно коммутируется на иолОса двух источников питания разной полярности.Недостатком диодного дешцфратора является его сложность. Два первых кл 1 оча, коммутирующих разнополяриые токи, включаются лвумя цотсицидлдми разной полярности. Для управления этими ключами требуются дгс логических схемы, из которых олнд должна обеспечивать преобразование знака потенциала. Для управления парой вторых ключей также треб)уются две логичсских схемы, а поскольку ключи раб)ота 1 от у полюсов источии ков питания, для связи их с логическими схемами требуются разделительные трацсформдторы.Целью изобретения является упрощение дешифратора и повышение его надежности.Поставленная цель достигается тем, что в дешифратор, содержащий координатные шины, первые транзисторные ключи, соединенные коллекторамп с первыми вертикаль 11 ыми координатными шинами, вторые транзисторные ключи, полключенные эмиттерами к одному полюсу источника питания, а коллекторамц -- к началу первой и концу второй обмоток соответствующих трансформаторов, лруче концы и начала которых подсоединены через лиолы соответственно к первому и второму стабилизаторам тока, подключенным к другому гн)- Л 1 ОС 7 ИСТОЧНИКа ПЦТДНИЯ, ВВЕЛЕЦЫ ЛОИОЛНЦ- тельные транзисторные ключи и дополиитсльныс диоды. Коллекторы дополнительных транзисторных ключей полкл 1 очеиы ко вторь 1 м вертик 1 льи.1 м коорл 1 ьндтньм шинам, эмиттсры - к экИттсоа) соотвстстВу 10 щих цсрВых транзисторных кл 1 очсй, д базы - к шине нулевого потенциала. Горпзоитальцыс коорли- НЯТНЫЕ ШИНЫ СОСЛИНЕНЫ С КОНЦД.с 11 ТРСТ 1 ИХ обмоток трансформаторов. начала которых соединены с католдми первых лополиитсльцых диодов, аноды которых подключены к шине нулевого потенциала, и с диодами вторых лополцительиых лиолов. Католы всех вторыхдополнительных диодов соединены с анодами всех третьих дополнительных диодогкатоды которых подключены к коллекторам соотвсгствующих первых транзисторных ключей.Схема дешифратора представлена ца чертеже.Чис,)овыс линейки 1, горизонтальные координатные п)иц 1 2, диоды 3 ц 4, первые 6 и Втор 1 с 6 всртикалы 1 ые координатные шиы сосдццсшя по схеме прототипа. Трапзисторць( ключи 7 соединены коллекторми с цшцамц 6, трпзцсторцые ключи 8 подключены коллск тоами к началу первой 9 и концу втсрой 1 О обмоток трансформаторов П, другцс концы1оомо)ок чс;)ез диоды 12 ц 1 подсосдц сны соответственно к псиному 14 и ьторомъ 6 стОи;11 заторам т 01(а. ДОИО;1 цитслэцые транзисторные ключи 16 подключены колле 10 орамц к ц 1 ипам 6, эмиттсрами - к эмиттерам ключей 7, а базами - к шине пулевого потенциала. Горизонтальные шины 2 соединены с концами третьих 17 обмоток трансформаторов, начала которых соединены с катода)1 ц доно,пп)телыЬ)х диодов 18, аноды которых подключены к пшце нулевого потенциала, ц с анодами дополнительных диодов 1),11) Катоды диодов 19 соединены с ацодами допол цитслшгь)х диодов 20, ктолы которых подкл)очсцы к коллекторам соотвстствучощих клО- чей 7. Дешифратор работает следующим образом.Потенциалами логических адресных схем открывется олин цз ключей 7 с ключом 16 и один из клочей 8. Сигналом считывания а открывается стабилизатор 14, и по цепи: открытый ключ 8, оомотка 9, диод 12, стабилизатор 14, - источником питания создается ток прямой полярности б - верхняя полуволца, ограницвсмый па илкном уровне стабилизатором 14 и трапсформируемыц во вторцчну)о цепь: обмотка 17, выбранная числовая линейка 1,;цод 3, открыть)и к.цоч 7, ключ 16, диод 18. Далее сигналом записи в открывается стацлцзато 15 и:10 цепи: Откь)ть)1 Кл)0 8, обмотка 10, диод Я стабилизатор 15, источником питания создается ток обратной полярности (б - нижняя полуволна), ограничивае)1 Ь)й на нужном уровне стабилизатором ХБ и трансформируемый во вторичную цепь: обмотка 17, диод 19, диод 20, открытый ключ 7, трцзистор 16, диод 4, выбранная числовая линейка 1.1;.почи 16 закрыть)х ключей 7 препятствуют замьцсашцо тока записи (обратной цолярпостц) ца вторь)с вертпкальцыс )цишя эт)гх кл)оч и. БМССТЕ С ТСМ, ПОСКОЛЬКУ ИСТОЧНИК ТОКа записи цс сосдицсц в какой-либо точке с источником питания, клк)ч 16 открытого клк)115 7 цри заццсц цс запи)рается, что позволяетподключать базы ключей 7, как и базы ключей 8, непосредственно и выходам ицтсгральцых схем адреса.Дешифратор перестраивается так, что пара первь)х ключей прототипа приобретает однц вход и может управляться одной логической схемой, а пара вторь 1 х к:ночей и трансформаторов заменяется одним ключом с трацсфор)тором которые также упрвля 1 отся Одной логической схемой. Прц этом требуется только один источник питания.Это даст значительную экоцомгцо комплсктующих элементов, что обеспечивает существенно сцпжсцие стоимости, уменьшение гб рцтов и новьшец е ц 1 дежиост 11 дешиЧ)ратора,Предмет изобретенияДешифратор о)сра)ивного запомипаюьцсгоустройства, содержащий координатные шиш 1 первые транзисторные к,почи, соедицешые коллекторами с первыми вертикальными координатными шинами, вторые транзисторные ключи, подключенные эмцттсрами к оному полюсу источника питания, а коллекторамц - к началу первой и концу второй обмоток соответствующих трансформаторов, другие концы и начала которых подсоединены через диоды соответственно к первому и второму ст- билизаторам тока, подключенным к другому полюсу источника питания, отла 1 а)оаайсл тем, что, с целью упрощения и повышения надежности работы дешифртора, оц содержит до полнительные транзисторные ключи и дополнительные диоды; коллекторы дополнительных транзисторных ключей полке 10 сиь ко вторым вертикальным координатным шинам, эмиттеры - к эмиттерам соответствующих первых 40 транзисторных ключей, а базы - к шине нулевого потенциала; горизонтльцыс координатные шины соединены с концами третьих обмоток трансформаторов, начала которых соединены с катодами первых дополнительных 50 диодов, аноды которых подключены к шиненулевого потенциала, и с анодами вторых дополнительных диодов; катоды всех вторых дополнительных диодов соединены с анодами всех третьих дополнительных диодов, катоды БГ которых подключсцы к коллекторам соответствующих первых транзисторных ключей.ставитсль М. Исаков Техред 3о07енпого коаи изобрЖ-З, Р Корректор В, Гутма араненко Тираж 902и.тета Совета Министретеввй и открытийаушская наб., д. 4/5 ин, Харьк. фил. пред. Патен Изд. сударст по де Москва

Смотреть

Заявка

2006608, 14.03.1974

ПРЕДПРИЯТИЕ ПЯ В-8420

ИСАКОВ МИХАИЛ АРТЕМЬЕВИЧ

МПК / Метки

МПК: H03K 13/247

Метки: дешифратор, запоминающего, оперативного, устройства

Опубликовано: 05.11.1975

Код ссылки

<a href="https://patents.su/3-491210-deshifrator-operativnogo-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор оперативного запоминающего устройства</a>

Похожие патенты