Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 430445
Авторы: Александрии, Горькобский, Киселев, Саладаев
Текст
( и 430445 Оп ИСАНИ ЕИЗОБВЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Соцналистнческих Реслублик(51) М. Кл, б 11 с 27/00 осударствеииыи коми Сввета Министров СС вв делам изобретекийи открытий оллетень М 2 публиковано 30.05,74(088.8) та онуоликования описания 16,01.75(72) Авторы изобретения В, И, Александрин, Ю. Н, Киселев и Е, Н. Саладаев ьковский политехнический институт им. А. А. Ждано(54) АНАЛОГОВОЕ ЗАПОМИНА 10 ЩЕЕ УСТРОЙСТВ 1Изобретение относится к области измерительной цифровой и вычислительной аналогоцифровой техники и может быть использовано в преобразователях напряжение в к с быстродействием 10 в - 10 пр/сек,Известно аналоговое запоминающее устройство, содержащее запоминающую емкость и мостовую схему переключателя напряжения,Однако такое устройство имеет недостаточную точность, и кроме того, для него необходим мощный управляющий сигнал,Цель изобретения - повышение помехозащищенности и точности запоминания. Это достигается путем подключения последовательно соединенных запоминающих конденсаторов, включенных в одну из диагоналей моста, образованного четырьмя транзисторами, между попарно подключенными коллекторами этих транзисторов, к входам соответствующих эмиттерных повторителей, выходы которых соединены с соответствующими входами пассивных суммирующих цепей, другие входы которых подключены к входным клеммам устройства, а выходы соединены с базами транзисторов, образующих мост, включения в другую диагональ моста управляющего транзистора, база которого соединена с источником импульсов опроса, и подключенпя оощРх оокладок запоминающих конденсаторов к цп 1 не нулевого потенционала.На чертеже показана принципиальная схема предлагаемого устройства.5 Запоминающие емкости С, и С 2 включены в диагональ моста между земляной нпгной и попарно соедпненнымн коллекторами т 1 инзисторов Т Т, и Тз, Т, образующих мостовую схему, к которым подсоединены также 10 входы эмиттерных повторителей (базы транзисторов Та, Тб). Выходы каждого из эмиттерных повторителей подсоединены к входам двух суммирующих пассивных цепей на сопротивлениях, другие входы которых подсое дннены к источнику входного сигнала.Выход эмиттерного повторителя на транзисторе Т; подключен к входу суммирующей пассивной цепи 1 (сопротивления Р Ре, Ра), выход которой подсоединен к базе тран зистора Т и к входу суммирующей пассивной цепи 11 (сопротивления Р, Ра, Р,), выход которой подсоединен к базе транзистора ТВыход эмиттерного повторителя па транзисторе Т, подключен к входу суммирующей 25 пассивной цепи 111 (сопротивления Рт, Ре,Ре, выход которой подсоединен к базе транзистора Т п к входу суммирующей пассивной пепи 1 Ч (сопротивления Р 1 О, Ргь Рд), выход которой подсоединен к оазе транзистора 7. ЗО Змиттер и коллектор управляющего транзистора Т подключены к попарно объединен. ным эмиттерам транзисторов ТТ, и Т Т т. е, в диагональ моста, а база подключена к выходу источника импульсов записи. Сопротивления Яз и Я,включены между попарно обьединенными эмиттерами транзисторов, образующих мост, и выходами источников питания,В паузе между импульсами записи управляющий транзистор Т, открыт, транзисторы ТТ, Тз, Т 4 закрыты, и напряжение на запоминающих емкостях остается постоянным. При подаче импульса записи управляющий транзистор Т, закрывается, транзисторы Т Ть Т, Тоткрываются и начинается перезаряд запоминающих емкостей. Емкость С, заряжается разностью коллектор ных токов транзисторов Т, и Т 2, а емкость С - раностью коллекторных токов транзисторов Т Т 4. По достижении значением напряжения на емкостях значения входного напряжения коллекторный ток транзистора Т, становится равным коллекторному току транзистора Т 2 и, следовательно, оказываются равными коллекторные токи транзисторов Т, и Т,. Токи через запоминающие емкости С, и С, становятся равными нулю. По окончании импульса записи управляющий транзистор Т; открывается, транзисторы ТТ Тз, Т 4 закрываются, и заряды та запоминающих емкостях остаются постоянными.За счет полной симметричности схемы и охвата отрицательной обратной связью схема имеет малую нестабильность и критичност к помехам по питающим напряжениям. Предмет изобретения1 О Аналогое запоминающее устройство, со.держащее последовательно соединенные запоминающие конденсаторы, включенные в одну из диагоналей моста, образованного четырьмя транзисторами, между попарно соединенными коллекторами этих транзисторов, отличающееся тем, что, с целью повышения помехозащищенности и точности запоминания, попарно соединенные коллекторы указанных транзисторов подключены также к входам соответствующих эмиттерных повторителей, выходы эмиттерных повторителей соединены с соответствующими входами пассивных суммирующих цепей, другие входы которых подключены к входным клеммам устройства, а 25 выходы соединены с базами транзисторов, образующих мост; в другую диагональ моста включен управляющий транзистор, база которого соединена с источником импульсов опроса, а общие обкладки запоминаощих конде- саторов подключены к шине нулевого потенциала,Заказ 5499 ИПИ Изд.1 б 38 дарственного комитета по делам изобретений1 осква, Ж, Раушская МОТ, Загорский Тираж 591Совета Министрооткрытиинаб., д. 4/5 ПодписноССР
СмотретьЗаявка
1812316, 13.07.1972
В. И. Александрии, Ю. Н. Киселев, Е. Н. Саладаев, ГорькоБский политехнический институтА. А. Жданова
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 30.05.1974
Код ссылки
<a href="https://patents.su/3-430445-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Реверсивный регистр сдвига
Следующий патент: 430446
Случайный патент: Устройство для аэрации воды в рыбоводных водоемах