Устройство включения в заданную фазу

Номер патента: 423224

Автор: Кременецкий

ZIP архив

Текст

40 45 50 55 задержки и формирование прямоугольного сигнала - блоком 24,В схеме на фиг. 3 с целью устранения ложных включений тиристора Зб при включении питания его управляющий электрод соединен с конденсатором 25 и резистором 27 чер "з диод 34, а резистор 27 в свою очередь соединен с шиной плюс.В этой схеме транзистор 38 предназначен для пропуска сигнала с выхода генератора импульсов 11 на вход усилителя мощности 15 (16, 17). Тиристор 36 служит для переключения сигнала на базе транзистора 38, а транзистор 37 - для отключения тиристора Зб,Цепочка, состоящая из конденсатора 25 и резистора 27, служит для преобразования переднего фронта ситнала на выходе блока задержки включения 5 (6, 7) в импульсы, отпирающие тиристор 36. А цепочка, состоящая из конденсатора 26 и резистора 31 - для преобразования переднего фронта сигнала с выхода блока задержки отключения 8 (9, 10) в импульсы, кратковременно включающие транзистор 37.При подаче сигнала (команды) включения на вход блока 4 от слака 1 на выходе б,ока 4 формируется прямоугольный сигнал, передний фронт которого совпадает с моментом прохождения напряжения в фазе А модулирующей сети через фазовый угол, задаваемый уставкой в блоке 3, Этот сигнал поступает на интеграторы, имеющиеся на входе каждого из блоков задержки включения 5, 6 и 7 и интегрируется, Через время, определяемое постоянной времени интегрирования, напряжение на выходе интегратора достигает значения порога срабатывания порогового элемента 24, в результате чего на его выходе образуется прямоугольный сигнал с крутым передним фронтом. Этот сигнал поступает на вход 39 и отпирает тиристор Зб. При этом на резисторе 29 образуется отрицательный сигнал, который снимает блокировку сигналов, поступающих с выхода генератора импульсов 11 па базу транзистора 38.При снятиями блокировки импульсы с выхода генератора импульсов 11 через транзистор 38 и через соответствующий усилитель мощности 15 (16, 17) поступают на управляющий вход соответствующего вентильного переключателя 18 (19, 20), что при наличии напряжения в фазах моделирующей сети приводит к включению соответствующего вентильного переключателя 18 (19,20) и соединению фазы А (В, С) со схемой имитации короткого замыкания, набранной в блоке 21. 5 10 15 20 25 30 35 При подаче сигнала (команды) отключения на общий вход блоков задержки отключения 8, 9 и 10 в каждом из них происходит интегрирование прямоугольного входного сигнала и через время, определяемое постоянной интегрирования интегратора 22, включенного на входе блока 8 (9, 10), напряжение на выходе интегратора достигает значения порога срабатывания порогового элемента 24, в результате чего на выходе блока 24 образуется прямоугольный сигнал с крутым передним фронтом. Этот сигнал через цепочку, состоящую из элементов 26 и 31 кратковременно включает транзистор 37, при этом катод тиристора Зб соединяется с шиной плюс, и он отключается.При отключении тиристора Зб на его аноде образуется плюсовой сигнал, который через диод 35 блокирует сигнал, поступающий с выхода блока 11, в результате чего разрывается связь между блоком 11 и управляющим входом соответственного вентильного переключателя 18 (19, 20), и соответствующая фаза А (В, С) моделирующей сети отсоединяется от схемы имитации короткого замыкания 21.Задавая различные постоянные времени интеграторов 22 в блоках 5 - 10, можно задать различные уставки задержки включения и отключения вентильных переключателей и тем самым осуществить каскадное включение и отключение короткого замыкания в фазах моделирующей сети,Если постоянная времени интегратора 22 в блоке задержки включения 5 - 7 установлена равной нулю, то момент включения короткого замыкания в соответствующей фазе моделирующей сети определяется уставкой, введенной в блок задания фазы включения 3, т, е. заданной фазой напряжения в точке подсоединения устройства. Предмет изобретенияУстройство включения в заданную фазу, содержащее схему имитации короткого замыкания, подключенную к фазам моделирующей сети через коммутационные блоки, управляемые переключателем от блока задания фазы, командного блока и генератора импульсов через усилители мощности, отличающееся тем, что, с целью повышения точности, оно дополнительно снабжено командными переключателями, включенными между усилителями мощности и генератором импульсов, причем их управляющие входы подключены к переключателю через блок задержки включения и к командному блоку через блок задержки отключения.423224 фиг 3 оставитель Л. КорнееваТехред Л. Богданова Редактор В. Фельдм Корректор В, Брыков Заказ 521ЦНИИПИ Го 685 Тираж 722итета Совета Министров СССРи открытийЖ, Раушская наб., д, 4/5прома, Москва, 121019, ул. Маркса - Энгельса, 14 Подписное по делам изобретений

Смотреть

Заявка

1755187, 03.03.1972

ФйДв шпЕ

А. М. Кременецкий

МПК / Метки

МПК: H02J 13/00

Метки: включения, заданную, фазу

Опубликовано: 05.04.1974

Код ссылки

<a href="https://patents.su/3-423224-ustrojjstvo-vklyucheniya-v-zadannuyu-fazu.html" target="_blank" rel="follow" title="База патентов СССР">Устройство включения в заданную фазу</a>

Похожие патенты