Буферное запоминающее устройство

Номер патента: 407396

ZIP архив

Текст

(32) Приоритет -сударственныи комите оавта Министров СССР по делам изобретений Опубли кова 681,327 (088,8) открыти Дата опубликования о(72) Авторы изобретения С. А. Щербаков, В. Д. Паронджан 71) Заявитель ЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВ схема предложенного буферного запоминающегостройстваУстройство содержит элементы И 1, регистры 2 - 2" хранения т-разрядных чисел, 5 соединенные через элементы И 3 - 3", у.:.равляющий двухтактпый регистр сдвига 1, включающий в себя основныетриггеры 5 - 5", подключенные ко входам элементов И6 - б", и вспомогательные триггеры 7 - 7", 1 О подключенные ко входам элементов И:8 - 8" и элементов И 9 - 9" .Ко входам элементов И 8, 9 подключенашина 10 тактовых импульсов ТИ,. Ко входа а элементов И 6 подключена шина 11 такте, вых импульсов ТИ. Ко входам элементов И1 и вспомогательного триггера 7 подключен шина 12 записи информации. Ко входу элемеи.та И 6 подключена шина 13 считывания инфор мации.20 Предложенное устройство работает следуюгцим образом.На шину 10 тактовых импульсов ТИ, и ши.ну 11 тактовых импульсов ТИе постоянно поступают импульсы, сдвинутые один относи тельно другого, частота которых не ниже воз.можной частоты записи информации.Для записи информации в запоминающссустройство на шину 12 записи информации поступает импульс, по которому через элементы зо И 1 первое т-разрядное слово записывается Предложенное изобретение относится к области вычислительной техники и может быть использовано при построении устройств хранения дискретной информации.Известно буферное запоминающее устройство, содержащее регистры .ранения чисел, логические элементы И и управляющий двухтактный регистр сдвига.Основным недостатком известного устройства является необходимость наличия схем, вырабатывающих код адреса для управления устройством, и большое число элементов памяти, позволяющих хранить весь объем поступающей информации.Целью изооретения является повышение плотности записи и упрощение известного буферного запоминающего устройства,Поставленная цель достигается путем того, что пулевой выход каждого основного триггера управляющего регистра сдвига, кроме первого, подключен к элементу И предыдущего разряда этого регистра, а выход элемента И каждого разряда управляющего регистра сдвига соединен с нулевым входом вспомогательного триггера того же разряда, с единичным входом вспомогательного триггера последующего разряда и со входами соответствующих элементов И регистров хранения чисел.На чертеже изображена функциональная И. Кузнецов и Б. К. Лукьяно3на регистр 2, одновременно вспомогательнытриггер 7 управляющего регистра сдвигаустанавливается в единичное состояние,Первый импульс ТИ, через элемент И Устанавливает В единичное состояние основнойгрпггер 5 управляющего регистра сдвига.Первый импульс ТИг через элемент И оустанавливает вспомогательный триггер 7 внулевое состояние, а вопомогательный триггер 7 - в единичное и через элементы И 3переписывает информацию из регистра 2 в регистр 2Второй импульс ТИ, через элемент И 9 дустанавливает в единичное состояние основпой триггер 5 управляющего регистра сдвигаи через элемент И 8 устанавливает в нулевое состояние основной триггер 5 управляющего регистра сдвига, а также сбрасываетинформацию в регистре 2.Второй импульс ТИг через элемент И 6устанавливает вспомогательный триггер 7 внулевое состояние, а вспомогательный триггер7" - в единичное и через элемент И Р переписывает информацию из регистра 2 в реисгр 23,Через (а - 1) тактовых импульсов (гдег - количестго регистров для хранения чи.сел) первое слово окакется в регистре 2".Запись и перепись пз регистра в регистрследующе о слова осуществляются аналогич.но.-1 ерез (ц - 2) импульсов ТИ, и ТИ второеслово окажется в регистре 2"..При считывании информации пз запоминающего устройства на вход шины 13 считывания инфоомации подается импульс и первоеслово из регистра 2" через элементы И Рвыводится из устройства. 4Первые же импульсы ТИ, и ТИследующие за импульсом считывания, переписывают информацию из регистра 2" -в регистр 2" .Аналогично переписывается информация из 5 младших регистров в освобождающиеся регистры,Такм образом, преимуществом предложенного устройства является то, что оно обеспечивает запись информации во все регистры О хранения чисел и последовательный сдвиг информации при считывании по сигналам записи и считывания с,помощью управляющего регистра без использования дешифратора адреса и устройств, формирующих код адреса.15Предмет изобретения20 Буферное запоминающее устройство, содержащее регистры хранения чисел, одноименные разряды которых соединены последовательно через элементы 1 Л, управляющий двухтактный регистр сдвига, в каждом разря де которого основной и вспомогательный триггеры соединены через элементы 1 Л, отличаюигееся тем, что, с целью повышения плотности записи и упрощения устройства, нулевой выход каждого основного триггера управляю. зО щего регистра сдвига, кроме первого, подключен к элементу И предыдущего разряда этого регистра, а выход элемента И каждого разряда управггяющего регистра сдвига соединен с нулевым входом вспомогательного триг гера того же разряда, с единичным входомвспомогательного триггера последующего разряда и со входамп соответствующих элементов И регистров хранения чисел.407396с Ррелись Заказ 1224 Изд,1054ИИПИ Государственного комитпо делам изобретениМосква, Ж.35, Раушс Тираж 564а Совета Министров СССи открытийая наб., д. 4/5 Подписи горская типография Редактор Б. Нанки Составитель Ю Техред А. К озенталшникова Корректор А. Дзес

Смотреть

Заявка

1823618, 28.08.1972

МПК / Метки

МПК: G11C 19/00, G11C 27/04

Метки: буферное, запоминающее

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-407396-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты