Пороговое логическое устройство

Номер патента: 399823

Авторы: Кин, Овчинников

ZIP архив

Текст

ОП ИСАН И Е ИЗОБРЕТЕНИЯ 399823 Союз СоввюоаСоциалистическихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт, свидетельстваЗаявлено 24.1 Х.1971 ( 1699540/18-24) М. Кл. б 05 Ь 1/01Н 031 19/08 с присоединением заявкиГасударственный комитет Савета Министрав СССР по делам изобретений и открытийПриоритетОпубликовано ОЗ.Х,1973. Бюллетень39Дата опубликования описания 21.111.19 4 УДК 681,325.65:62-52 (088.8) Авторыизобретения В. В. Овчинников и О. М, Рякин Заявитель ПОРОГОВОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО Изобретение относится к области автоматики и вычислительной техники.Известны пороговые логические устройства, содержащие суммирующую пятивходовую схему, выполненную на входных и промежуточных диодах, аноды входных и промежуточных диодов соединены соответственно и подключены через резисторы к одному из источников питания, а катоды промежуточных диодов соединены с выходом суммирующей схемы, который подключен через последовательную диод- но-резистивную цепь соответственно ко входам трех дискриминаторов.Предложенное устройство отличается от известных тем, что в него введены два выходных усилителя, выполненных на транзисторах Шоттки с заземленным эмиттером, база каждого из которых присоединена соответственно к выходу первого и второго дискриминатора, а их входы соединены через дополнительные диоды, включенные в обратном направлении, с выходом третьего дискриминатора. Выходы дискриминаторов и коллекторы выходных усилителей через соответствующие резисторы соединены с другим источником питания. Каждый дискриминатор выполнен на транзисторе с заземленным эмиттером и туннельном диоде, включенном параллельно базово-эмиттерцому переходу транзистора, база и коллектор которого соединены соответственно со входом и выходом дискриминатора. Это позволяет увеличить быстродействиеустройства.Блок-схема предложенного устройства приведена ца чертеже.5 Устройство содержит суммирующую пятивходовую схему 1, выполненную на входных 2 и промежуточных 3 диодах, аноды которых соединены и подключены через соответствующие резисторы 4 к одному из источников пи тания 5. Катоды промежуточных диодов 3 соединены с выходом суммирующей схемы 1, которая подключена через соответствующую последовательную дцодно-резистивную цепь 6 - 11 ко входам дискриминаторов 12 - 14, каж дый из которых выполнен ца транзисторе15 - 17 с заземленным эмиттером ц туннельном диоде 18 - 20.Кроме того, устройство содержит два выходных усилителя 21, 22, база каждого из ко торых соответственно присоединена к выходудискриминаторов 12, 13, а цх входы соединены через дополнительные диоды 23, 24, включенные в обратном направлении, с выходом дискриминатора 14. Выходы дискримццато ров 12 - 14 и коллекторы выходных усилителей 21, 22 через соответствующие резисторы 25 соединены с другим источником питания 26.В исходном состоянии входные диоды 2 являются проводящими и через резисторы 4 то ки протекают. Трацзцсторы 16, 17 закрыты, авыходные усилители 21, 22 открыты.где я, - ток, протекающий через каждый резистор 4, а величина тока через резистор 25 (когда транзистор 15 закрыт) соответствуетКя = Зся, (2) при закрывании одного из входных диодов 2 переключается в высоковольтное состояние туннельный диод 19, так как к его положительному выводу течет ток, равныйр, + р, - 4 р, .(З) Следовательно, транзистор 16 насыщается и закрывает транзистор 22, в результате чего ца одном выходе устройства появляется 1, а на другом выходе О. При запирании двух (входцых диодов 2) переключается и транзистор 17, так как 2 я, + р = 5 я (4)При этом оба транзистора 21, 22 закрываются, и ца выходах устройства появляются две единицы (высокие уровни напряжения).При запирании трех диодов (входных диодов 2) переключается в насыщенное состояние транзистор 15, так как выполняется первое из условий (1) . Ток а протекает только через транзистор 15. В этом случае остальные транзисторы 16, 17 снова закрыты, так как остальные два из условий (1) не выполняются. Следовательно транзисторы 21, 22 насыщаются и на обоих выходах устройства появляются низкие уровни выходного напряжения, соответствующие комбинации 00.При запирации четырех входных диодов 2 суммарный ток 4 р, переключает тунпельные Следовательно, ца выходах устройства действует низкий уровень выходного напряжения, соответствующий комбинации 00.В результате запирания входным сигналом одного из входных диодов 2 ток через соответствующий резистор 4 течет через цепочки диод - резистор 6 - 11 к туннельным диодам 18 - 20. При этом величины сопротивлений резисторов 4 и 7, 9, 11 берут равными друг другу, так как все входы устройства имеют равные веса, а резисторы 7, 9, 11 служат для выравнивания и имеют малую величину сопротивления (10 в 1 ом),Так как величины пиковых токов переключения туннельных диодов 18, 19, 20 должны удовлетворять условию 1 пик,д 1 - З 3, пик.д т 9 - 4 р пик,д- 56;,диоды 18, 19 и транзисторы 15, 16, в результате чего на выходах устройства появляется сигнал 10. При запирапии пяти входных диодов 2 точно так же переключаются туццельные диоды 18 - 20 и транзисторы 15, 16, 17, 21, 22, в результате чего на выходах устройства появляется сигнал 11. Таким образом реализуется таблица истинности. Выходы устройстваКомбинация входных сигналов иа выходных диодах 2 4 5 второй первый 15 0 0 0 200 1 0 0 0 1 1 1 Предмет изобретения 1. Пороговое логическое устройство, содержащее суммирующую пятивходовую схему, выполненную на входных и промежуточных ЗО диодах, аноды входных и промежуточных диодов соединены соответственно и подключены через резисторы к одному из источников питания, а катоды промежуточных диодов соединены с выходом суммирующей схемы, ко торый подключен через последовательную диодно-резистивную цепь соответственно ко входам трех дискриминаторов, отличающееся тем, что, с целью увеличения быстродействия устройства, в него введены два выходных усили теля, выполненные на транзисторах Шотткис заземленными эмиттерами, база каждого из которых присоединена соответственно к выходу первого и второго дискриминатора, а их входы соединены через диоды, включенные в 45 обратном направлении, с выходом третьегодискриминатора, причем выходы дискриминаторов и коллекторы выходных усилителей через соответствующие резисторы соединены с другим источником питания.50 2. Устройство по п. 1, отличающееся тем,что в нем каждый дискриминатор выполнен на транзисторе с заземленным эмиттером и туннельном диоде, включенном параллельно базово-эмиттерному переходу транзистора, база и коллектор которого соединены соответственно со входом и выходом дискриминатора.399823 28 Составитель Ю. Козлов едак екред Е. Борисов авцова Корректор Е. Хмеле каз 617/1ЦНИИПИ Гоо строн ПодписноСР ипографпя, пр. Сапунова, 2 Изд. Ив 224сударственногпо делам изМосква, ЖТираж 780комитета Совета Мцпбретеиий и открытийРаушская наб., д. 45

Смотреть

Заявка

1699540

В. В. Овчинников, О. М. кин

МПК / Метки

МПК: H03K 19/084

Метки: логическое, пороговое

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-399823-porogovoe-logicheskoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Пороговое логическое устройство</a>

Похожие патенты