377796
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
377796 ОПИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИЙЕТЕДЬСТВУСова Советскик Сокиалистическик РеспубликЗависимое от авт, свидетельстваКл. б 06 д 7/06 56211/18-2 Заявлено 17.Ч,197 присоединением заявкикомитет по венам иаобретений и открытиПриоритет 81,332.65(088.8 овано 17.1 Ч.1973. Бюллетень1 Опу и Совете Министров ата опубликования описания 19 Л 1.1973 Авторы изобретен Шаули Б, Саткявичюс Заявитель насский политехнический институт НАЛ И АНАЛОГОВЫХ КОМ УСТРОЙСТВО 2 ние относится к вычислительной Изобрететехнике.Известны устройства для коммутации аналоговых сигналов, содержащие операционный усилитель с цепью обратной связи с резистором, включенным между входом операционного усилителя и положительным полюсом источника опорного напряжения, соединенный с выходом источника управляющего напряжения сместитель напряжения, выполненный на последовательно включенных в прямом направлении К диодах и резисторе, подсоединенном к отрицательному полюсу источника опорного напряжения и К параллельно включенных входных блоков, содержащих входной резистор, подключенный к катодам соответствующих диодов, анод одного из которых соединен с выходом сместителя напряжения, а анод другого подключен к входу операционного усилителя. устрои жит тр рый к а анод ля нап соедин лектор 10 На чертеже показана схема устройства,Устройство содержит операционный усилитель 1 с цепью 2 обратной связи и резистором 3, включенным между входом операционного усилителя и положительным полюсом 15 источника опорного напряжения; соединенныйс выходом источника управляющего напряжения сместитель 4 напряжения, выполненный на последовательно включенных в прямом направлении К диодах и резисторе б, 20 подключенном к отрицательному полюсуисточника опорного напряжения, и К параллельно включенных входных блоков б. Каждый блок имеет входной резистор 7, подключенный к катодам диодов 8 и 9, анод одного 25 из которых соединен с выходом сместителянапряжения, а анод другого подключен к входу операционного усилителя. Между катодами диодов входного блока и выходом операционного усилителя включен резистор 10 30 обратной связи, а цепь 2 обратной связи опеичается от изкатодами диооперационного братной связи, ионного усилиороннего элето позволяет ить его функПредлагаемое устройство отл вестных тем, что в нем между дов входного блока и выходом усилителя включен резистор о а цепь обратной связи операц теля выполнена в виде одност мента нечувствительности. Э упростить устройство и расшир циональные возможности. ме того, в целях повышения точности ства в работе, его входной блок содеранзистор и дополнительный диод, котоатодом соединен с базой транзистора, ом - с предыдущим выходом сместите- ряжения, причем эмиттер транзистора ен с шиной нулевого потенциала, а кол - с выходным резистором.рационного усилителя выполнена в виде одностороннего элемента нечувствительности.Кроме того, входной блок содержит транзистор 11 и дополнительный диод 12, который катодом соединен с базой транзистора, а ано дом - с предыдущим выходом сместителя напряжения, Эмиттер транзистора соединен с шиной нулевого потенциала, а его коллектор - с входньгм резистором 7,При отрицательном значении управляющего 10 напряжения 2 дополнительный диод проводит обратный отрицательный ток, который держит транзистор 11 типа р - а - р открытым и заземляет входный блок б, и через кремниевый диод 8 на вход операционного усилителя 15 1 ток не проходит.При увеличении управляющего напряжения от нуля в положительную сторону ток через дополнительный диод прекращается, транзистор запирается и положительное напряжение 20 на его базе увеличивается. Пока напряжение на катоде кремниевого диода сместителя 4 не станет положительным, ток через диод 9 не проходит. Сумма входного тока, пропорционального входному коммутируемому на пряжению - У, и напряжению У на выходе усилителя, проходит через диод 8 на вход операционного усилителя.При дальнейшем увеличении управляющего напряжения диод 9 открывается и создает 30 положительное напряжение на катоде диода 8, Диод 8 закрывается и первый входной блок выключается. До этого момента уже должен включиться второй входной блок, и напряжение на выходе операционного усилителя при 35 включенных обоих входных блоках пропорционально большему из напряжений У 1 и Уъ т. е. выделяется максимум. Таким образом последовательно получают напряжение на выходе операционного усилителя, пропорцио нальное напряжению У 1, макс ( Уь У 2), У 2, макс (Уь Уз) У, и У Резистор 8 предназначен для компенсации суммарного обратного тока диодов 8 и обеспечения небольшого прямого тока через один из них для открытого канала. При всех закрытых каналах ток через резистор 3 компенсируется элементом 2 обратной связи и в это время на выходе операционного усилителя напряжение Уми=сопз 1.Предмет изобретения1. Устройство для коммутации аналоговых сигналов, содержащее операционный усилитель с цепью обратной связи и резистором, включенным между входом операционного усилителя и положительным полюсом источника опорного напряжения, сместитель напряжения, соединенный с выходом источника управляющего напряжения и выполненный на последовательно включенных в прямом направлении диодах и резисторе, подключенном к отрицательному полюсу источника опорного напряжения, и параллельно включенные входные блоки по числу диодов сместителя напряжения, каждый из которых имеет входной резистор, подключенный к катодам соответствующих диодов, анод одного из которых соединен с выходом сместителя напряжения, а анод другого подключен к входу операционного усилителя, отличающееся тем, что, с целью упрощения устройства и расширения его функциональных возможностей, в нем между катодами диодов входного блока и выходом операционного усилителя включен резистор обратной связи, а цепь обратной связи операционного усилителя выполнена в виде одностороннего элемента нечувствительности,2. Устройство по п. 1, отличающееся тем, что, с целью повышения точности работы устройства, в нем входной блок содержит транзистор и дополнительный диод, который катодом соединен с базой транзистора, а анодом - с предыдущим выходом сместителя напряжения, эмиттер транзистора соединен с шиной нулевого потенциала, а коллектор - с входным резистором.377796 Составитель Ю. Козловактор Т. Юрчикова Техред Т. Курилко Корректор Е, Миронова ипография, пр. Сапунова, 2 Заказ 1714/14 Изд,1397 Тираж 647ЦНИИПИ Комитета по делам изобретений и открытий при СоветеМосква, Ж, Раушская наб., д. 4/5 Подписноенистров СССР
СмотретьЗаявка
1656211
Э. Б. Сатк вичюс, В. И. Шаулис Каунасский политехнический институт
МПК / Метки
МПК: G06G 7/06
Метки: 377796
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-377796-377796.html" target="_blank" rel="follow" title="База патентов СССР">377796</a>
Предыдущий патент: Устройство регулируемого запаздывания
Следующий патент: Устройство для суммирования и вычитания частот
Случайный патент: Тяговая бесконтактная высокочастотная сеть