Постоянное запоминающее устройство

Номер патента: 330489

Автор: Лапшин

ZIP архив

Текст

О П И С А Н И Е 130489ИЗОБРЕТЕН ИЯ Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ависимое от авт. свидетельстваМ, Кл, 6 11 с 1110 Заявлено 07.11.1969 ( 1323479/1 с присоединением заявки Ле Приоритет -Комитет по деланзооретений и открыт при Совете влинистро СССРДК 681.327.66(088,8) Опубликовано 241.1972, Бюллетень8 Дата опубликования описания 21,1 Ъ.1972 Авторизобретения И. Лапшин Заявитель ОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВ я30 Изобретение относится к области запоминающих устройств.Известны постоянные запоминающие устройства (ПЗУ), содержащие дешифраторы и запоминающие матрицы с магнитными или по лупроводниковыми элементами, расположенными в пересечениях проводников, к которым подключены токовые формирователи и усилители считывания.Известные ПЗУ имеют сложную структуру 10 и недостаточно надежны.Предложенное ПЗУ, в отличие от известных, содержит счетчик, блоки совпадения и кольцевой регистр сдвига, при этом выход счетчика соединен со вторыми входами блоков совпадения, первые входы которых подключены к выходу формирующих элементов, а кольцевой регистр сдвига подключен к проводникам запоминающей матрицы,Это позволяет упростить устройство и повысить его надежность.В предложенном устройстве используется запоминающая матрица, в которой роль запоминающих элементов выполняют проводниковые связи, а из устройства управления матрицей, реализующегося на маломощных логических элементах, исключены токовые формирователи и усилители считывания.На чертеж представлена принципиальнасхема предложенного ПЗУ. ПЗУ содержит входные шины 1, соединенные с дешифратором 2, имеющим выходы 3, соединенные через формирующие элементы 4 с полупроводниковыми диодами 5, запоминающие матрицы б, горизонтальные проводники которых подключены к диодам 5, а вертикальные проводники 7 поразрядно соединены с кольцевым регистром сдвига 8. Выходы формирующих элементов 4 соединены с первыми входами 9 блоков совпадения 10. В ПЗУ входят также прерыватель 11 цикла работы, соединенный с кольцевым регистром 8 и счетчиком 12, выходы 13 которого подключены ко вторым входам 14 блоков совпадения 10, имеющих выходы 15, тактовая шина 1 б, заведенная на ключ 17, который соединен с выходной шиной 18 прерывателя 11 цикла работы, шиной запроса 19, шиной разрешения 20.Перемычки между горизонтальными н вертикальнымп проводниками запоминающей матрицы б условно показаны в виде точек 21.ПЗУ работает следующим образом.Кодовой ком бинацией, поступающей по входным шинам 1, с помощью дешифратора 2 выбирается необходимое число, и на соответствующем выходе 3 дешифратора появляется определенный потенциал. Этот потенциал подается на соответствующие вертикальные проводники 7 матрицы. Затем по шине разрешения 20 на ключ 17 поступает открываю 330489щий сигнал, который разрешает прохождениетактовых импульсов, поступающих по шине 1 бна кольцевой регистр сдвига 8 и счетчик 12,Под действием тактовых импульсов в регистре 8 начинается последовательный сдвиг единицы, а в счетчике 12 последовательное образование всех возможных кодовых комбинаций.Когда сдвигаемая единица оказывается в разряде кольцевого регистра 8, соединенном с вертикальным проводником 7, находящимся под 10потенциалом, по выбранному выходу дешифратора проходит импульсный сигнал, которыйформируется и передается формирующим элементом 4 на соответствующий блок совпадения 10. Поступивший на блок совпадения сигнал открывает его и образовавшийся на счетчике 12 к этому моменту времени код поступает на выходные шины 15 блока совпадения,являющиеся одновременно выходными шинами устройства. Когда сдвигаемая единица поступает в следующий разряд регистра, соединенный с проводником 7, находящимся подпотенциалом, процесс повторяется.Таким образом, устройство может работатькак в параллельном, так и в параллельно-последовательном коде,Так, на чертеже верхний выход дешифратора соединен с тремя верхними горизонтальными проводниками матрицы б, второй и третий пз которых соединены перемычками 21 с З"вертикальными проводниками 7. Пусть этомувыходу дешифратора соответствует число скодовой комбинацией 1001. Для храненилюбого четырехразрядного числа при считывании параллельным кодом в устройстве необхо.димо иметь шестнадцатиразрядный сдвиговыйрегистр 8 и четырехразрядный счетчик 12. Дляхранения любого четырехразрядного числа присчитывании параллельно-последовательным кодом в устройстве необходимо иметь восьми Оразрядный регистр и двухразрядный счетчик.Считывание хранящегося числа 1001 происходит в параллельно - последовательномкоде.Первый тактовый импульс сдвигает единицу в регистре 8 в первый разряд, а счетчик12 переводит в состояние с кодовой комбинацией 10. Левый вертикальный проводник 7находится под потенциалом, так как соединенс выбранным выходом 8 дешпфратора, и поэтому после первого тактового импульса по выходу 8 пойдет импульсный сигнал, который передается формирующим элементом 4 на первый блок совпадения 10 и открывает его. Открытый блок совпадения 10 пропускает на шины 15 образующуюся после первого тактового импульса кодовую комбинацию счетчика 10,После второго тактового импульса сдвигаемая единица перейдет во второй разряд регистра, соединенный с проводником 7, тоже находящимся под потенциалом, и блок совпадений 10 выдаст на шины 15 кодовую комбинацию счетчика 01, образовавшуюся после второго тактового импульса.Таким образом, выбранное число оказывается считанным из устройства, так как прп поступлении следующих тактовых импульсов регистр выбирает проводники 7, на которы.; потенциал отсутствует. Одновременно со считыванием выбранного числа может быть выбрано другое число, подключенное параллельно к выбранному выходу 8 и закодированное нижней запоминающей матрицей б, которое поступит на выходы 15 левого блока совпадения 10. Как только выбранное число оказывается считанным, чему соответствует опреде ленное количество срабатываний формирующего элемента 4, соединенного с прерывателем 11 цикла, прерыватель цикла вырабатывает сигнал, поступающий по шине 18 и закрывающий ключ 17. Одновременно по шине запроса 19 поступает сигнал запроса, который разрешает выборку из запоминающего устройства следующего числа. Предмет изобретенияПостоянное запоминающее устройство, содержащее дешифратор, подключенный через формирующие элементы и полупроводниковые диоды к запоминающей матрице, состоящей из ортогональных проводников с перемычками в перекрестиях, хранящих единичную информацию, отличающееся тем, что, с целью упрощения устройства и повышения его надежности, оно содержит счетчик, блоки совпадения и кольцевой регистр сдвига, при этом выход счетчика соединен со вторыми входами блоков совпадения, первые входы которых подключены к выходу формирующих элементов, а кольцевой регистр сдвига подключен к проводникам запоминающей матрицы,330489 Составитель В, Рудаковактор Б. Нанкина Техред 3. Тараненко Корректор Е. Зими п. Харьк. фил пред, Патент Заказ 95/570 Изд. Мз 26 ЦНИИПИ Комитета по делам изобр Москва, ЖТираж 448 Подписное ;и ц открытий при Совете Мицистров СССР аушская наб., д. 4/5

Смотреть

Заявка

1323479

А. И. Лапшин

МПК / Метки

МПК: G11C 11/04

Метки: запоминающее, постоянное

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/3-330489-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты