Бсесоюзн. ая
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 328459
Текст
Союз Советских Социалистических РеспубликваЗависимое от авт. свцдетел Заявлено ЗО.Х 1.1968 ( 1295541/18-24)с присоединением заявкиПриоритетОпубликовано 02.1.1972. БюллетеньДата опубликования описания 22.111.1972 Кл. 6 06 1110 Н 031 133 Комитет по делам зобретений и открытий при Совете Министров СССРУДК 621.394.142 (088.8) Авторзобретеци ИДЯтЕЛ 1 ячл В. С. Скворцов Заявитель ТРОЙ СТВО ВОИЧНЪХ ЛЯ МАЖОРИТАРНОГО ДЕКОДИРОВАНИЯ ДОВ ПРИ ТРЕХКРАТНОМ ПОВТОРЕНИИСООБЩЕНИЙ вательцость оцнарных сцгодин вход переключающсеключатель), на схему 2 ения и управляемый венмы 2 ц управляемого венк двум другим входам цсецтя, выход которого соестря 4 сдвига, Регистр 4 каждая цз которых может трех состояний О, 1 выхода регистра поданы схемы 2 и управляемого Двоичная последоналов подается цаго элемента 1 (перпоразрядного сравн5 тиль 3. Выходы схетцля 3 подключеныреключающего элемдццец с входом рогсостоит цз гг ячеек,10 пришгмать одно цзцли 2. Сигналы сца вторые входывентиля . При передаче перв15 (первое повторение)чает вход регистра кпарных сигналов (напервого повторения впринятая последовате.20 лов О и 1.Прц втором повторенииццц переключатель обеспевхода регистра к выходуС входа схемы 2 выдается25 троцчцых символов, образобразом. Когда прц 1 имаеврегистра одноименные дпадают, то с выхода схехветствующий двоичный зн30 ли двоичные знаки на вхо ых гг двоцч переключатвыходу пр схеме не укрегистре з зьность дво ых знаков ль подклюемнцка бцзац), После апцсывается чцых сцмвоИзобретение относитсяпользуемым в системах пинформации для коррекциющих в каналах связи.Одним из распространенных способов повышения достоверности передачи информации является трехкратное повторение гг-зцячцой комбинации с цозцачцым (поэлемецтным) выбором цри приеме двух цз трех (мажоритарное декодирование),Известные устройства для мажоритарного декодирования при трехкратном повторении сообщений содержат, кроме управляющих логических элементов, це менее двух гг-ячеечных регистров сдвига. Предложенное устройство отличается от известных тем, что содержит троичцый регистр и переключающий элемент, один вход которого соединен с входом устройства, другой вход - с выходом схемы сравнения, а третий - с выходом управляемого вентиля. Выход переключающего элемента связан с входом троичного регистра, а выход троичцого регистра - с вторыми вхочямц схемы сравнения и управляемого вентиля. Это позволяет упростить устройство.На фиг. 1 изображена блок-схема устройства для мажоритарного декодирования; на ф 2 - его логическая схема. и-зцачнои комоццячцвает подключение схемы 2 сравнения. последовательность ованных следующим ые ц считываемые с воичные знаки совгы 2 подается соотак О или 1, Есдах схемы 2 це сов40 45 50 55 падают, то схема ьыдает третий символ 2. К на ьалу третьего повторения сообщения в регистре записывается гг-значная комбинация троичных символов О, 1 и 2,При третьем повторении п-значной комбинации переключатель подключает вход регистра к выходу управляемого вентиля 8, который обеспечивает переписывание с выхода на вход регистра двоичных знаков О и 1, а при списывании с регистра символа 2 - запись в регистр двоичного знака, выдаваемого приемником.Таким образом, после третьего повторения сообщения в регистр 4 записывается ьь-значная комбиь ация двоичных символов по правилу выбора двух из трех.Предлагаемое устройство может быть реализовано по логической схеме, приведенной на фиг. 2.В таком устройстве троичный регистр имеет два входа и два выхода. По одному входу и одному выходу осуществляется запись в регистр и считывание с него двоичных символов О и 1, а по второму входу. и второму выходу запись и считывание символа 2. Символу О соответствует отсутствие импульсов на обоих входах (выхода) регистра, символу 1 - импульс только на бинарном входе (выходе), а символу 2 - импульс только на входе (выходе) 2,Двоичные символы с выхода приемника бинарных сигналов и с бинарного выхода регистра 4 подаются через собирательные схемы ИЛИ 5 и б на разные входы схемы 7 совпадения И и одновременно на разные входы схемы 8 отрицания разнозначности. Выход схемы 7 подключен к бинарному входу регистра 4, а выход схемы 8 через ключ И 9 - к входу записи в регистр символа 2,Выход 2 регистра подключен через схему ИЛИ 5 к одному входу схемы 7 совпадения И и к управляющему входу схемы 10 запрета НЕТ, выход которой подсоединен через схему ИЛИ б на второй вход схемы 7.В процессе приема сообщения с тактом поступления двоичных знаков подаются импульсы: при первом (1) повторении через схему ИЛИ 5 только на один вход схемы 7, при втором (11) повторении только на открывающий вход ключа И 9, при третьем (111) повторении через схему 10 запрета НЕТ и схему ИЛИ б только на второй вход схемы 7. Отсюда запись в регистр символа 2 возможна только при втором повторении, а списывание с регистра символов 2 происходит только при третьем повторении. 5 10 15 20 25 30 35 При первом (1) повторении и-значной комбинации на выходе схемы 7 совпадения И наблюдается последовательность импульсов, повторяющая последовательность двоичных знаков, выдаваемых приемником, Перед вторым повторением в ячейках регистра записывается и-значная комбинация двоичных символов О и 1.Г 1 ри втором (11) повторении сообщения одноименные разряды принимаемой и списываемой с регистра и-значной комбинации подаются на разные входы схем 7 и 8. На выходе схемы 7 появляются импульсы только тогда, когда одноименные разряды имеют значение 1, а на выходе схемы 8 отрицания равнозначно. сти будут импульсы при несоответствии значений одноименных разрядов (О и 1 или 1 и О). Таким образом, перед третьим повторением сообщения в регистре записывается и-значная комбинация троичных символов О, 1 и 2.При третьем (111) повторении сообщения, когда с регистра списывается символ О или 1 схема 10 запрета НЕТ выдает импульс через схему ИЛИ б на один вход схемы 7 совпадения И, а когда с регистра списывается символ 2 (появляется импульс на выходе 2 регистра), то выдача импульса схемой 10 запрещается и через схему ИЛИ 5 импульс с выхода 2 регистра подается на другой вход схемы 7. Поэтому происходит переписывание с выхода регистра на его вход всех символов О и 1 и запись в регистр с выхода приемника двоичных символов, когда с регистра списывается символ 2. После третьего повторения в соответствии с правилом выбора двух из трех в регистр записывается и-значная комбинация двоичных символов. Предмет изобретения Устройство для мажоритарного декодирования двоичных кодов при трехкратном повторении сообщений, содержащее схему сраьзнения и управляемый вентиль, первые входы которых соединены с входом устройства, отличаюи(ееся тем, что, с целью упрощения устройства, оно содержит троичный регистр и переключающий элемент, один вход которого соединен с входом устройства, другой вход - с выходом схемы сравнения, третий вход - с выходом управляемого вентиля, выход переключающего элемента соединен с входом троичного регистра, выход которого соединен с вторыми входами схемы сравнения и управляемого вентиля.328459 афставитсль Крыло дактор И, Грузова Тскрсд Т. Ускова Корректор Т. Гревцов пографця, пр. Сапунова, 2 Заказ 675.17ЦР 1 ИИПР 1 Комитс Изд.172дслам изобретений и от Москва, Ж, Раушска Тираж 448 Подписное ытцй прц Совстс Министров ССС 1 з аб., д. 4/5
СмотретьЗаявка
1295541
МПК / Метки
МПК: G08C 25/04
Метки: бсесоюзн
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/3-328459-bsesoyuzn-aya.html" target="_blank" rel="follow" title="База патентов СССР">Бсесоюзн. ая</a>
Предыдущий патент: Лиотека iблок для
Следующий патент: Устройство синтаксического контроля програмbibjii-iotei-ca
Случайный патент: Устройство для дуговой сварки с поперечными колебаниями электрода