Адаптивное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 327595
Автор: Сафаров
Текст
322595 Союз Соеетскил Социалистические РеспубликОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зазлэхм е от авт, авидетельспва-Заявлено 27.111.1970 ( 1417644/26-9) М.Кл. Н 031 с 13/00 с присоединением заявки-Приоритет -Опубликовано 26.1.1972. Бюллетень -5 Комитет по делам изобретений и открытий ори Совете Министров СССРУДК 681,327.2:654.93 (088.8) Дата опубликования описания 13.1 Ъ.1972 Авторизобретения Р. Т. Сафаров Заявитель сАДАПТИВНОЕ УСТРОЙСТВО Изобретение относится к импульсной технике, а именно к адаптивным устройствам, и может быть использовано,в сОстемах многоканальной связи и цифровой телеметрии.Известно устройство для передачи и обработки информации в многоканальной телемет-, рической системе, содержащее синхронизатор, коммутаторкодтврующее,у 1 стройство, блок сокращения,избыточщоети, многокаяальное запоминающее,у 1 стройотво (ЗУ), устройства кодироваяия адреса,и щремени, старт-стопочное запоминающее уст 1 ройство.Недостатком .известного устройства является то, что каждый отсчет несет инфармацию о цремени измерения, а передача данных производится с,задержкой.Цель изобретения - сокращение избыточности:ин 1 формации при непосредственной переда. че данных двух трупп параметров.Достигается это тем, что к выходу аинхронизатора подключены параллельно входы регистра первого, коммутатора, линия задержки, пе 1 рвые входы обоих преобразователей аналог - цифра, обоих фо 1 рмирователей адресов и первый вход схемы НЕТ; выходы 1 регистра первого коммутатора подсоединены ко входам этого коммутатора по числу разрядов,кода, а его два,выхода подсоединены соответственно ко вторым входам первых преобразователей анало,г - цифра,и 1 форм,ирователя адресов,;их первые выходы соединены с первымри двумя входами формирователя видеосигнала, второй выход первого преобразователя ана,аког - цифра,соединен со входом блока, сокращения из быточности, выход которого подсоединен параллельно к третьему входу, первого преобразователя аналог - цифра, и первому входу блока конч 1 роля, ко .второму входу схемы НЕТ;,первый вход схемы НЕТ соедынен с 10 выходом линии задержки, а выход схемыНЕТ подсоединен параллельно ко входам второго фармирователя адресов и преобразователя аналог - цифра, а также ко входу второго коммутатора, выход которого:подсо единен,ко второму входу,второго предбразоаателя аналог - цифра, причем выходы регистра второго коммутатора по числу разрядов кода подсоединены ко входам матрицы, выходы отводов которой через дифференциру ющие цепочки соединены со,входоя блока переключения канала.На фиг. 1,приведена блок-схема предлагаемого устройствана фиг. 2 - .временные диатраммы, поясняющие его работу.25 Предлагаемое устройство содержит оинхронизатор 1, регистр 2 первого коммутатора, первый коммутатор 3, первый преобразователь аналог - цифра 4, первый формирователь адресов 5, блок б сокращения избыточности, 30 триггер 7, линию задержки 8, схему НЕТ 9,3второй коммутатор 10, второй преобразователь аналог - цифра 11, второй формирователь адресов 12, формирователь ьидеосигнала 13, блок;контроля 14, регистр 15 второго коммутатора, маприцу 16, дифференпирующие,цепи 17, триггер 18, блок 19 переключения,канала.Работает устройство следующим образом.Тактовые импульсы (фиг. 2, а) оинхронизатора 1,поступают на входы регистра 2, триггера 7 первого преобразователя аналог - цифра 4, первого формирователя адресов 5, блока контроля 14, второго формирователя адресов 12, второго преобразователя аналог - цифра 11, а также через линию задержки 8,на входы схемы НЕТ 9,и второго коммутатора 10.В блоках 2 - 6 поочередно кодируются отсчеты первой группы параметров и исключаются из,равномерного потока избыточные данные. Кодовые комбинации существенных отсчетов и соответствующие им адреса поступают на вход формирователя видеосигнала 13.Импульсами с,выхода блока сокращения избыточности б запускается триггер 7, который возвращаетоя,в исходное состояние очереднымым тактовым,импульсом,си пхронизатора 1. Импульс с выхода триггера 7 подается на схему,НЕТ 9, при этом на вход второго коммутатора 10 поступают импульсы лишь при отсупспвии существенных отсчетов в первой группе параметров (фиг. 2, д).С помощью рогистра 15 второго коммутатора и магрицы 1 б вырабатываются имлульсы, управляющие подачей на вход,второго преобразователя аналог - цифра снтналов второй группы параметров (фиг. 2, ж). После формирования импульсов на выходе соответствующей дифференцирующей цепи 17 запускается один из приггеров 18 фиг. 2, е), .который,воз" вращается в,исходное состояние тактовым импульсом, снимаемым с выхода линии задержки Ю (фиг. 2, в). Сипналы указанных трнггеров поступают в блок переключеня .канала, поочередно открывая ключи канала, ждущего своей очереди.Время, отводимое для передачи отсчетов второй группы параметров, предоставляется в порядке номеров каналов (фиг. 2., ж).С,помощью блока .14 производится;контроль количества существенных отсчетов в выходном кадре и формирование управляющих сигналов для измерения парамепров.канала,прои .изменении плотности потока существенньгх отсчетов,4Число канальных инчервалов 20 - 24 опроса,кодирования первой группы параметров (фиг. 2, б) в приведанном примере равно пяти, а число кана 1 ьных,интервалов 25 - 42 опроса 3 второй группы параметров (фиг. 2, г) - восьми. Совместное размещение отсчетов обоих групп параметров (фиг, 2, д) показывает, что отсчеты первой группы являются существенными, а отсчеты параметров второй группы 10 следуют друт 1 за друтом.Предмет изобретепияАдаптивное устройствосодеркащее синхронизатор, два коммутатора, блок сокращения изоыточности, два преосразователя аналог - цифра, блок конпролядва формирователя адресов и формирователь видеосискала, отличающееся тем, 1 то, с целью сокращения избыточности информации при непооредствеиной передаче данных двух групп параметров, к,выходу синхронизатора подключены параллельно входы регистра,первого коммутатора, линия задерж.ки, первые входы об.о,их преобра,з,ователей аналог - цифра, обоих формирователей адресов и первый вход смены НЕТ; .выходы регистра первого коммутатора подсоедииены ко входам этого коммутатора по числу разрядов кода, а его,два выхода подсовдииены соответст 1 венно ко .вторым;входам первых преобразователей аналог - ,цифра и формирователя адресових первые выходы соединены с первыми двумя входами формирователя видеосигнала, второй выход первого преобразователя аналог - цифра соединен со входом блока сокращения избыточности, выход которого подсоединен параллельно к третьему .входу первого преобразователя аналог - цифра, к первому входу блока контроля, ко второму входу схемы НЕТ, первый схемы НЕТ соединен с выходом линии задержки, а выход схемы НЕТ подсоединеи параллельно ко входам второго формирователяадресов и преобразователя аналог - цифра, а также ко входу второго коммутатора, выход которого подсоединен ко,второму входу указанного второго преобразователя аналог - цифра, причем выходы региспра второто коммутатора по числу разрядов,кода подсоединены ко входамматрицы, выходы,отводов;которой через дифференцируюд 4 ие цепочки соединены со входом блока переключения канала.327595 22 г 2 25 2 У 22У, З Раг 2 директор Е. Михеев 1 ц Редактор И. Орло аказ 940 пвсно Областная типография Костромского управления по пе 22 аэн 27 2 В оставитель Н, ГерасимовТехред 3, Таранеико
СмотретьЗаявка
1417644
Р. Т. Сафаров
МПК / Метки
МПК: H03M 1/00, H04B 14/00
Метки: адаптивное
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/3-327595-adaptivnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивное устройство</a>
Предыдущий патент: Импульсный фазовый детектор
Следующий патент: Преобразователь гармонического напряженияо; л. -; . _-
Случайный патент: Устройство для измерения натяжения