Одтентно-технн-г: ибиблиотека

Номер патента: 287404

Авторы: Кост, Никифоров, Паламарюк

ZIP архив

Текст

О П И С А Н И Е 287404ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Со 1 оз Советских Социелистическиз РеспуОлие,Ч 11.196 45876/18-24) 7/5 аяв цсоединением заяв о 1 ПК 6 061 7,:52ДК 681.325.57(088 1 риоритет Комитет по делам зобретеиий и открыти при Совете Миыистрое СССР.Х.1970. Бюллетень М 35 ата опубликования описания 27.1.19 вторызобретенианскии отехническии инст аявитель ТОТНО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНО-ДЕЛ ИТЕЛЬНОЕ УСТРОЙСТВО РАЗОМКНУТОГО ТИПА 2 Изобретение относится к области вычислительной техники и может быгь использовано для выполнения многи гельцо-делцтельцых операций,Известно электронно-делцтельное устройстзо, солсри;а 1 цсс два трцггера 11 схемы созпадения.Недостатком известного устройства является то, что одна цз трех входных перемеццых - множимое Р 1 не может быть задана в виде неравномерной импульсной последовательности с максимальной мгновенной частотойа мгновсн, накс ,22Целью данного изобретения является получение возмоткности обрабатывагь по входу Г, неравномерные частоты с мгновенным значением, превышающим частоту Р 2, но прц усло- ВИИ Р ср (Р 2,Указанная цель достигается гем, что в устройство введены схемы реверсивного счетчика и дешифратор а, причем шина м ножи мого подключена к суммирующему входу реверсивного счетчика, выходы триггеров которого и выход выходного триггера подсоединены ко входам дешифратора, первый выход которого соединен с потенциальным входом первой схемы совпадения, а второй выход дешифратора соединен с потенциальным входом второй схемы совпадения; импульсные входы первой и второй схем совпадения соединены с шиной делителя; ВыхОд псрВОй схемы сОВпадснця соединен с Вычцтающцм входом реверсивного счетчика и входом установки едшшцы выходного триггера; выход второй схемы совпаде ш 1 я соединен со входом установки в нуль выходного триггера, Выход которого сосдццец с потенциальным входом третьей схемы совпадения, импульсный вход которой соединен с шц 11 ой множителя, а Выход - с шиной выход ного сигнала.На фпг. 1 представлена схема частотно-импульсного хгножцтельно-делцтельного устройства разомкнутого типа; на фцг. 2 приведены временные диаграммы работы устройства прц 5 задании частоты Рв паче-шой форме.Предлагаемое устройство состоит цз реверсивного счетчика 1, дешифратора 2, импульсно-потенциальных схем совпадения 3, 4, 6 и триггера 5.0 К суммирующему входу реверсивного счетчика 1 подключена шина входной частоты г 1.Выходы триггеров реверсивного счетчика соединены со входамц дешцфратора 2, подключенного выходамп к потенциальным входам 25 цмпульсно-потенциальных схем совпадения 3и 4, и импульсным входам которых подсоедцнена шина входной частогы Р 2. Выходы схем совпадеш 1 я 3 и 4 подсоединены к установочным входам триггера 5, кроме того, выход схе мы совпадения 3 соединен с вычптающцм входом реверсивного счетчика 1. Выход триггера б подключен ко входу дешифратора 2 и к потенциальному входу импульсно-потенциальной схемы совпадения б, к импульсному входу которой подключена шина, входной частоты Р, Выход схемы совпадения б соединен с выходом устройства.Выражения, описывающие логику работы дешифратора, имеют вид:А -Чг Чг Ч Члф- " Л 41 Л г Л з Л Л Аф где Х, - состояние -го триггера реверсивного счетчика 1; х, - состояние триггера б; А - значение сигнала на выходе дешифратора, управляющего работой импульсно-потенциальной схемы совпадения 3; В - значение сигнала на выходе дешифратора, управляющего работой импульсно-потенциальной схемы совпадения 4; п - число разрядов реверсивного счетчика 1,В исходный момент времени все триггеры устройства (фиг. 1 и 2) находятся в нулевом состоянии и на потенциальные входы схем совпадения 3, 4, б подаются запрещающие потенциалы. При поступлении на суммирующий вход реверсивного счетчика 1 импульсов частоты Р, в счетчике происходит накопление числа Урс (см, фиг. 2) и на выходе дешифратора 2, соединенном со схемой совпадения 3, появляется разрешающий потенциал. Первый импульс частоты Рг, прошедший через схему совпадения 3, установит триггер б в единичное состояние, при этом на потенциальный вход схемы совпадения б подается разрешающий потенциал, и импульсы частоты Рз поступают на выход устройства. Кроме того, импульсы частоты Рг, проходя через схему совпадения 3, поступают на вычитающий вход реверсивного счетчика 1, списывая число, записанное импульсами частоты Р,. При обнуления реверсивного счетчика закрывается схема совпадения 3, прекращая поступление импульсов частоты Р, на вычитающий вход реверсивного счетчика 1, и открывается схема совпадения 4. Первый импульс частоты Р прошедший через схему 4, вернет триггер б в нулевое состояние, при этом на потенциальный вход схемы совпадения б подается запрещающий потенциал, и поступление импульсов частоты Р, на выход устройства прекратится, з Р Рг ср - Р 1 ср 2Емкость реверсивного счетчика 1 зависит от параметров входных сигналов Р, и Рг и находится из соотношения: 2" =, - яда 15 20 25 30 35 40 45 50 4Таким образом, среднее значение выходной частоты в устройстве определяется из выражения: где Р, - значения входчых частот; вп 1 в меньшая целая часть; б, - ближайшая большая целая часть соотношения, заключенного в скобки. Предмет изобретения Частотно-импульсное множительно-дели- тельное устройство разомкнутого типа, содержащее триггер и схемы совпадения, отличаюиееся тем, что, с целью получения возможности математической обработки неравномерной частотно-импульсной последовательности, мгновенное значение отдельных периодов которой может быть значительно меньше периода другого входного аргумента, в него введены схемы реверсивного счетчика и дешифратора, причем шина множимого подключено к суммирующему входу реверсивного счетчика, выходы триггеров которого и выход выходного триггера подсоединены ко входам дешифратора, первый выход которого соединен с потенциальным входом первой схемы совпадения, второй выход дешифратора соединен с потенциальным входом второй схемы созпадения, импульсные входы первой и второй схем совпадения соединены с шиной делителя, выход первой схемы совпадения соединен с вычитающим входом реверсивного счетчика и входом установки единицы выходного триггера, выход второй схемы совпадения соединен со входом установки в нуль выходного триггера, выход которого соединен с потенциальным входом третьей схемы совпадения, импульсный вход которой соединен с шиной множителя, а выход - с шиной выходного сигнала,287404 у,Ш ДЯ Нанкин едакт рректор Л. Л. Евдоно Тираж 480делам изобретений и открытий прн СовМосква, 7 К, Раушская наб., д. 4/5 каз 3908/17НИИПИ Комитета Составитель И, Долгушева Техред А, А, Камышникова ппогргфия, пр. Сапунова,ПодписноеМинистров СССР

Смотреть

Заявка

1345876

Г. О. Паламарюк, Л. Н. Кост шкин, М. Б. Никифоров занский радиотехнический институт

МПК / Метки

МПК: G06F 7/68

Метки: iбиблиотека, одтентно-технн-г

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/3-287404-odtentno-tekhnn-g-ibiblioteka.html" target="_blank" rel="follow" title="База патентов СССР">Одтентно-технн-г: ибиблиотека</a>

Похожие патенты