ZIP архив

Текст

2770 8 Союэ Советских Социалистических Респурлин.17,1969 ( 1330433/18-24 8 омитет по делам эобретеиий и открыти при Совете Министров СССРПриорнте 1 ПК Н 031 с 23/00ДК 621,374.32(088.8 етень2 я 2.Х 1.19 Авторыт зоб ретени Л. С. Ситников,енко и Л. Л. Ут Заявитель НЬ 14 Ч И К ИМ ИУЛЬСО с присоединением заявкиОпубликовано 22 Л.1970. БюДата опубликования описан Настоящее изобретение относится к радиоэлектронике, может быть использовано в автоматике и измерительной технике,Известны реверсивные счетчики импульсов,содержащие реверсивные пересчетные разряды на базе двоичных элементов - триггеров.Реверсивное управление счетными разрядамиподобных устройств обеспечивается путем введения специального триггера, коммутирующего логические связи между триггерами. Необходимость в коммутации связей между триггерами в процессе счета приводит к значительному усложнению устройств, снижению их надежности и быстродействия,Известные счетчики импульсов на базе фазоимпульсных многоустойчивых элементовзначительно проще и надежнее счетчиков набазе триггеров, однако они характеризуютсясравнительно невысоким быстродействием изза неооходимости временной привязки счетных 20сигналов к импульсам опорной последовательности,Цель настоящего изобретения - повышениебыстродействия счетчика при одновременномего упрощении. Предложенный счетчик отличается тем, что в качестве счетного разрядаиспользованы двоичные декады прямого счетав динамическом режиме. Информация о состоянии счетного разряда снимается через схемы совпадения, управляемые выходными сиг калами дополнительного делителя частотысинхроимпульсов.На фиг. 1 представлена функциональнаясхема первого разряда счетчика, на фиг, 2 -вариант построения схемы совпадения.В устройство входит счетный разряд 1 сосхемамп запрета 2 и объединения 8, генераторсинхроимпульсов 4 с дополнительным делителем 5, схема вычитания частот 6 и схемы совпадения 7.Работа устройства заключается в следующем,При подаче на вход счетной триггерной декады синхрэннзирующих импульсов на выходах триггеров циклически, через 10 спнхроимпульсов, появляются кодовые комбинации, соответствующие различным состояниям декады.Если те же синхроимпульсы подаются на входдополнительного делителя частоты на 10, то вмомент формирования его выходного сигналапри отсутствии воздействия на декаду на выходах триггеров появляется одна и та же кодовая комбинация. Будем считать нулевымдинамическим состоянием декады такой случай, когда в момент прихода сигнала с делителя с выходов триггеров снимается нулеваякодовая комбинация, Любое другое значениекодовой комбинации в момент прихода импульса с делителя определяет другие динами.ческие состояния декады, 277018Если теперь на вход декады поступает импульс, не совпадающий во времени с сиихронизирующим, то в следующий момент, совпадающий с моментом прихода импульса с делителя, появляется другая кодовая комбинация, на единицу превышающая предыдущую, и наоборот, запрет поступления синхроимпульса вызывает появление кодовой комбинации, на единицу меньшей предыдущей. Таким образом, добавление или запрещение импульсов на входе декады обеспечивает переход ее из одного динамического, состояния в соседнее в ту или иную сторону, т. е, реверсивный режим счета.Прямой счет - добавление импульсов - сигналы поступают на вход счетного разряда 1 через схему объединения 3 в момент, не совпадающий во времени с синхроимпульсами, Обратный счет - запрет каждым счетным сигналом синхронизирующего при помощи схемы запрета 2.Состояние декады фиксируется схемами совпадения 7, которые управляются выходными сигналами делителя б. Значение импульсно- кодовых комбинаций на выхода.х схем совпадения однозначно характеризует состояние декады. Сигналы с выходов схем совпадения (импульсный двоично-десятичный код) поступают в дальнейшем на устройство вывода, которое может быть построено по известным принципам,Схема вычитания частот б формирует сигналы переноса. В случае отсутствия счетных сигналов частоты следования импульсов иа выходах делителя и декады одинаковы, в соответствии с этим на выходах 8 и 9 схемы вычитания сигналов нет,Если частота следования импульсов прямого счета выше частоты сигналов обратного счета, то и частота следования выходных импульсов декады выше частоты следования сигналов иа выходе делителя и наоборот, В соответствии с этим на выходе 8 появляются сигналы с частотой, равной превышеншо частоты выходных сиггг алов делителя над частотой следования сигналов на выходе декады (сигналы переноса обратного счета), а на выходе 9 - с частотой, равной превышению частоты сигналов ка выходе декады над частотой сигналов на выходе делителя, В любом случае реализуется условие выделения сигналов переС+Лг С у10 10 -10носа, где С - синхроиизирующие, а У - счетные импульсы.На фиг. 2 представлен один из возможных 10 вариантов схемы совпадения 7. Импульсы свыхода делителя поступают на вход 10 нормально открытого транзистора 11. Сигналы с триггеров, поступающие на выходы 12, проходят иа выходы 13 в момент запирания тран зистора П. При необходимости они могутбыть сглажены конденсаторами 14.Предлагаемая схема счетчика обеспечиваетсчет сигналов в обоих направлениях с быстродействием, равным частоте следования синхро импульсов, Никакой коммутации в процессесчета не требуется, т. е. может использоваться декада прямого счета. Делитель может быть выполнен, например, на базе синхронизированного генератора. Таким образом мокино 25 создавать не только десятичные счетчики, иои счетчики с другим основанием, например 2", В случае построения счетчика импульсов в виде комбинации предлагаемого решения (Г 1 ервые разряды) и фазоимпульсного счетчика в З 0 качестве тактовых импульсов могут быть использованы сигналы с выхода делителя 5.Предмет изобретенияРеверсивный счетчик импульсов, содержащий счетные декады со схемами запрета и объединения, генератор синхронизирующих сигналов, схему вычитания частот, от,гичаю игиггся тем, что, с целью повышения быстродействия и расширения функциональных возможностей, в него введены делитель частоты синхроиизирующих сигналов и семы совпадения, причем вход делителя соединен с вы ходом генератора синхроимпульсов, а выходподключен ко входам схем совпадения, вторые входы которых соединены с кодовыми выходами счетных разрядов.277018 /2 12 2 12ив 2Составитель Д. И. Голубович Редактор Б. Б. Федотов Тсхр:д А, А, Камышникова Корректор О, И. УсоваЗаказ 3082 уб Тнрай 480 Г 1 одписное 1 И 1 ИИПИ Комитета по данам изобретений и открытий при Совстс Министров СССР Москва, Ж.ЗЗ, Раушская наб д. 4 5Типография, пр. Сапунова, 2

Смотреть

Заявка

1330433

МПК / Метки

МПК: H03K 23/86

Метки: 277018

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/3-277018-277018.html" target="_blank" rel="follow" title="База патентов СССР">277018</a>

Похожие патенты