265565
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 265565
Текст
О П И С А Н И Е 265565ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельстваЗаявлено 06 М 1.1968 ( 1263015/18-24 Кл, 42 птз, 7/50 42 гпз 7152 исоединением заявки1 ПК С 061 6 061ДК 681.325.54:681. ,325.57 (088.8) ПриоритетОпубликовано 09111,1970, Бюллетень МДата опубликования описания 8 Л 11,19 Комитет по делам изобретений и открытий при Совете Министров СССР. Н Попов, П. Заявите сковский инженерно-физический инстит УПРАВЛЯЕМЫЙ АРИФМЕТИЧЕСКИЙ М Ь жения, сть за ологии ск 25 Предложение относится к области вычислительной техники и предназначено для реализации узлов цифровых машин методами интегральной технологии,Известен управляемый модуль на интегральных схемах, содержащий триггеры, вентили, элементы ИЛИ - НЕ и четырнадцать наружных выводов; с помощью которого мояно реализовать логические функции, а такяе построить схемы сдвиговых регистров, распределителей, оперативной памяти и задержки.Предложенный управляемый арифметический модуль отличается тем, что в нем первая управляемая логическая схема, содержащая двенадцать элементов И, четыре элемента ИЛИ и четыре элемента НЕ, соединена с четырьмя логическими и восемью управляющими входами модуля, а также с выходом триггера; выходы этой управляемой логической схемы соединены со входами триггера; входы другой управляемой логической схемы, содержащей четыре элемента И и одну схему ИЛИ, соединены с выходом триггера, с двумя логическими и двумя управляющими входами модуля, а выходы этой управляемой логической схемы соединены с выходами модуля.Это позволяет расширить функциональные возможности модуля за счет выполнения операций логического сложения, сдвига, логичеого умножения, арифметического слоа также позволяет повысить надежносчет использования интегральной техндля реализации схемы модуля.Схема модуля дана на чертеже.Модуль содержит триггер 1, элементы И2 - 17, ИЛИ 18 - 22, НЕ 23 - 25, логические входы 2 б - 29, управляющие входы 30 -38, выходы 39 и 40, инвертор 41, Элементыб - 17, 19 - 25 и 41 объединены в первую управляемую логическую схему 42, а элементы2 - 5 и 18 - во вторую управляемую логическую схему 43.Наружные входы 2 б - 38 соединены с элементами модуля следующим образом:вход 2 б соединен со входами элементов4, 21,вход 27 - со входами элементов 5, 12, 13,21, 22, 17, 41,вход 28 - со входами элементов 10, 25,вход 29 - со входами элементов 9, 24,вход 30 - со входом элемента 11,вход 31 - со входами элементов 10 и 1 б,вход 32 - со входами элементов 9 и 15,вход 33 - со входами элементов 12 и 14,вход 34 - со входами элементов 2 и 8,вход 35 - со входом элемента 13,вход 3 б - со входом элемента б,вход 37 - со входом элемента 7,вход 38 - со входом элемента 3.На входы модуля подаются следующие сигналы:а, - 1-й разряд оператора (вход 27);Яг -- содержимое соседнего младшего разряда (вход 28);Я - содержимое соседнего старшего разряда (вход 29);2 ю- единица переноса из младшего разряда (вход 2 б);Ъ - .Рв - управляющие сигналы (входы 80 -88 соответственно) .Сигналы Г - Рв обеспечивают выполнение следующих операций:К, - логическое сложение;Г - сдвиг вправо;в - сдвиг влево;У 4 - логическое умножение;Р; - арифметическое сложение;Рв - сложение по тод 2;У 7 - прием прямым кодом;Рв - прием обратным кодом;Р 9 - выдачу содержимого триггера 1 на выход 89. 5 10 15 20 25 30 35 40 45 50 55 60 65 Управляемый логический модуль работает следующим образом.При подаче управляющего сигнала У=1 полученная на элементе 22 логическая сумма содеряимого триггера 1 Я,) и сигнала а (поданного на вход 27) проходит через элемент 11 на вход запуска триггера 1 и устанавливает на триггере результат, равный логической сумме величин Я, и аПри подаче управляющего сигнала Рв=1 величина Ячерез элементы 10 и 19 проходит на вход запуска триггера 1 и через элементы 25, 1 б и 20 - на вход сброса триггера 1, При этом триггер устанавливается в 1, если Яг=1 и в 0, если Я=О. Это соответствует поступлению содержимого младшего (1 - 1) -го разряда арифметической схемы в -й разряд, т. е. сдвигу вправо.Сдвиг влево происходит аналогично при подаче сигнала Ув=1. Величиначерез элементы 9 и 19 проходит на вход запуска триггера 1 и через элементы 24, 1 б и 20 - на вход сброса триггера 1.При подаче сигнала Г 4 -- 1 выполняется операция логического умножения. Прямой код величины Я,а полученный на элементе 12, проходит на вход запуска триггера 1 через элемент 20, а обратный код Я,.а, - через элементы 14 и 20 - на вход сброса триггера 1. Триггер 1 устанавливается в 1, если Я,а, =1, и в 0, если Я,а, =О.Арифметическое сложение выполняется по сигналу Г;.=1, При этом логическая сумма а,/2 ю , полученная на элементе 21, через элементы 8, 19 и 8, 20 поступает соответственно на входы запуска и сброса триггера 1. При подаче на оба входа триггера одинаковых величин, на его выходе устанавливается результат, равный сумме по модулю 2 предыдущего содержимого триггера и входной величины. Так как цепь выработки сигнала переноса (элементы 2, 4, б и 8) в данном модУ. ле представляет собой схему последовательного переноса, то сигналы а, и 2 гникогда не приходят одновременно. Поэтому на выходе триггера 1 устанавливается величина, равная сумме по модулю 2 трех переменных: а 2 - , ф,.Единица переноса в старший разряд вырабатывается следующим образом. На элементах 4 и б образуются логические произведения Ъ , Я, и а ф соответственно. Логическая сумма их образуется на элементе 18. Полученная величина, равная переносу в старший разряд, при наличии сигнала У;=1 через элемент 2 проходит на выход 40 модуля, который, таким образом, является выходом переноса в старший разряд.Для сложения по модулю 2 необходим сигнал Рв=1. При этом величина а, через элементы И, 19 и И, 20 поступает одновременно на оба входа триггера.Сигнал приема прямым кодом У 7=1 пропускает входную переменную а, через элементы б и 19 на вход запуска триггера 1,Аналогично сигнал приема обратным кодом Кв=1 пропускает переменную через инвертор 41 и элементы 7, 19 на вход запуска триггера 1,Управляющий сигнал Р,=1 пропускает содержимое триггера 1 через элемент 8 на выход 89 модуля.Операция выдачи может выполняться одновременно с любой другой операцией выбранного набора,Очистка содержимого триггера может проводиться различными способами, в частности при подаче сигнала операции люгического умножения при нулевом операнде на входах а,.Предмет изобретенияУправляемый арифметический модуль, содержащий триггер, две управляемые логические схемы на элементах И, ИЛИ и НЕ, четыре логических и девять управляющих входов, а также два выхода, отличающийся тем, что, с целью расширения функциональных возможностей и повышения надежности за счет использования интегральной технологии для реализации схемы модуля, первая управляемая логическая схема, содержащая двенадцать элементов И, четыре элемента ИЛИ и четыре элемента НЕ, соединена с четырьмя логическими и восемью управляющими входами модуля, а также с выходом триггера; выходы этой управляемой логической схемы соединены со входами триггера; входы другой управляемой логической схемы, содержащей четыре элемента И и одну схему ИЛИ, соединены с выходом триггера, с двумя логическими и двумя управляющими входами модуля, а выходы этой управляемой логической схемы соединены с выходами модуля.ипография, пр. Сапунова, 2 каз 154819НИИПИ Комитета сгавитель В, В. ИгнатущенкоТехред Т, П, Курилко Карре Тираж 480 Подписное делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5
СмотретьЗаявка
1263015
МПК / Метки
МПК: G06F 7/38
Метки: 265565
Опубликовано: 01.01.1970
Код ссылки
<a href="https://patents.su/3-265565-265565.html" target="_blank" rel="follow" title="База патентов СССР">265565</a>
Предыдущий патент: Устройство для многократного умножения кода на различные коэффициенты
Следующий патент: Плтснтвол
Случайный патент: Шпалопильный станок