Шифратор десятичного кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 188150
Авторы: Скоробогатько, Ссо, Тихонов
Текст
Союз Советских Социалистических РеспубликЗависимое от авт. свидетельства М . -Кл. 42 пт, 14 аявлено 15.11.1965 ( 945243/26-24) присоединением заявки М М 11 К Ст 061УДК 681.142.07(088.8) риоритетпубликовацо 20.Х.1966. Бюллетень Ьо 21 ата опубликования описания 16,Х 11.196 Комитат по дела л изобретеиий и открытий при Совете Министров СССРШИФРАТОР Д ИЧНОГО КОДА преобразовао низкими уп 1 последоватмц потенциаах, где- дей двоично-деедена приццистройства схем запрета, рех выходных дв цн тчестозует одно Л ХтЛз разделитель вре Лном Схема запрета,и сопротивлениях первой схемы и р 25 транзисторе 6отличается отцшо Хз Хс. собранная 1 7, ничем це ализует опе Для выполцецций Х, Хз, Хо Хз, а, собранная на ых диодах 9 и с 1 являются форс но трех оп т схема за 8, разделит х 10. Емк я одновремен Х; Хз служ 1 транзисторе опротивлецця црующими. ел ст Известны шифраторы десятичного кода, задаваемого потенциалами на девяти входных шинах и преобразуемого в двоично-десятичный код на четырех выходных шинах, содержащие собирательные диодные схемы, транзисторные схемы запрета и выходные ицверторы.Предложенный шифратор отличается от известных тем, что в цем коллектор транзистора первой схемы запрета подсоединен к первой входной шине, а база - ко второй входной шине; коллектор транзистора второй схемы запрета подсоединен ко второй и через диод к третьей входным шинам, а база - к четвертой входной шине; коллектор транзистора третьей схемы запрета подсоединен к пятой, база - к шестой входным шинам; коллектор транзистора четвертой схемы запрета подсоединен к четвертой и через диоды к шестой и седьмой входным шинам, база - к восьмой входной шине. Кроме того, нечетные входные шины через пятивходовую собирательную схему подключены к первому выходному ицвертору, вторая и шестая входные шины через собирательную схему - ко второму выходному ицвертору, коллектор транзистора четвертой схемы запрета и восьмая входная шина соответственно - к третьему и четвертому выходным инверторам. Выходы инверторов связаны с соответствующими выходными шинами,Это обеспечивает возможность ния десятичного кода, заданног равляющими потенциалами на тельных входных шинах и высок лами на остальных (9 - т) шин сятцчная цифра, в потенциальць сятичный код. На чертеже прив пцальная схема предложенногоШифратор состоит из четырех ух собирательных схем и четы верторов.Первая схема запрета реализует лоскую операцию Х Л и собрана на трацз 15 ре 1 и сопротивлениях 2. Вторая схема запрета реалмеццо две логические операциии собрана на транзисторе 3,О диоде 4 и сопротивлениях 5,Для получения логической су 3 мы двух величин Х Х, и Х, Х 3 используется двухвхоловая собирательная схеха иа диодах 12, И и с рогивлении И.5Схема иа диодах 16 - 19 и сопротшлешш 20 производит логическое суммирование перемен- ныхХ, ХЛ, Х,Лс ХЛТ ХиЛ,Для уменьшения выходиоо сопротивлешисхемы и разброса амплитуды сигялов ны Выходах 21 - 24 слу)кат Быходпые пнвсрторы иятранзисторах 26 - 28 с нагрузочпыми сопротивлешими 29.Едиппчпому значению входной псрсмспюй 15соответствует низкий уроьепь пяпряжспия, апулевому - высокий уровешРассмотрим работу схемы.Цифре 0 десятиой сш:темы с пслепиясоотвстсп 3 уи Х=Хт=Хс=0. х , с ссх 20входных шинах будет высокий потепци;л. 11 риэтом транзисторы 1, 3, 6, 8 закрыты поло;кителы 1 ым напр 51 жеиие.;1 питапия, и пя ВыхОдных шинах 30 - 33 будет низкий потенциал1 шшерсный Лвоичиый код 1111), 25Цифре 1 десятиной системы счислепиясоотьетегвуюг Х,=1, Х 2=Х,= =Х,) -- О.Таким образом, на шине Л, низкий потеициал, а иа всех остальных входных шинахБысокий, Диод 16 и трапзистор 28 открыты 30низким уровнем Напряжения на шине Хс, состояние остальных транзисторов остаетсяпрежним, На шинах 30 - 33 образуется инверсный двоичный код 1110,Десятичной цифре 2 соответствует Х = 35=Х=1; Х,=Х,= =Хс, -- О. Следоватетьно, на шипы Хи Х подан низкий потенциал,а па Бсе остальные - высокий, Низкий потепциал 12 входе Х. открывает 1 рапзистор 1, благодаря чему потенциал его коллектора иовышс.тс 51, и трс 1 пзистор 28 зскрыБ 2 стс 51. 11 изки 11потсшиы. с шшы Л,. Через диод 1 открьи;еттранзистор 27, 112 Быходпых гнНх 30 - 33 образуется ипверспый двоичный код 1101,Цифра 3 десятичной системы счнслсши 45сОотБсгсг 1 уе 3 ЛЛ= Л 3 = 1, Л 1 = Л-, =- Х=с О. При этом тряпзсторы с 27Остсотс 51 0 Гкрыт 1 и, ИО 1 ср.3 диод 76 0 к 1)лвыется тык)кс трапзисгор 28, и ия 3 ходыхшинах рпкспруется инверсный код 1100. 50При десятичном коде 4 открывается трын.Зистор 3, олсгода 1 э 1 1 сму зак 1 эыс 110ся 11 эяизисторы 27 и 28 и открывается трапзистор 26. Навыходе образуется кол 1011.При дссятичиом коде 5 допо,шигсльио открываетс транзистор 28. На шипах 30 - -33фиксируется код 1010, Цифре О десятичной системы счислеиия соответствует открытое состояние траизисторя 6. 11 ри этом потенциал его коллектор Нов,- нсес 1, и 3;КРывстс ТР;3 СТ 01) 28, ы СРсз дод 13 ояр 3, С 5 тр,зегор 27. 112 Выходе образуется код 1001.11 рп ЛесИоэ коле 7 ЛополБительно от. крывастся транзистор 28, и пя Быхолпых шииях образуется код 1000,111 зкий ур 01)спь иап 1)51 же 1 И 51 и 2 н 1 иие Л пр ;есятичом коле 8 откры Ба т транзисторы 26 и 8, что Вызывает посынсиие потенциала а коллекторе и олновремсю ы катоды л- о,а 13 и 18, трснзисгорь 26 - 28 зыкракп, П 2 ивХолах Г 10513,151.05 КОД 0111.111 э дсс 51 Пно) кОде О чс 1 эез дио 79 лопс)1111 сгВ 0 Открь 3 яс 05 рыЗист 01 э 8, и па ыходиых нипах Оорсз тс 5 Код 0110. Зобретсния 1 р 3"Ши 1)ректор десятичного колы, задаваемого ПОСИЦИ 221231 И 11 с ДЕБ 51 ТИ 13 ХОДПЫХ ШИПах И преобразуемого 3 Лвоично-;есятичпый код иа стырсх Быходиых шипах, солержацй собирательные диодныс схемы, -.ранзисториые схс- МЫ ЗсП 1 ЭСта И БЫХОДПЬЕ ИПБЕ 1 Э 101 ЭЫ, Огс 7 ССС 0- сс 1 ссссгл тем, что, с целью прсооразования десяи)го ко с, задашюго низкими управляющими потенцияламп ия с последовательных входных шипах и ьысокпм; потенциалами на остальных 19 - с шинах, гле с - десятичная цифра, Б потсшиальпый лвоичпо-десятичный код, коллектор транзистора первой схемы запрета подсосдинеп к первой входиой шине, а база - ко Второй входпой шине; коллектор транзистора ьторой схемы запрета подсоединен ко второй и через диод к третьей входных ниам, ы оязы - к четвертой Входой шине:, коллектор транзистора третьей схемы запретя По,СОС 1 ИС К И 5 ТОИс ОсЗа - К ШССТОИ ВХОД- пэ ниам; к 021 лск 10 Р тРыпзист 01 эс 1 че 13 СРтог схс)ь запретя подсое,ипси к етвсрои и Срез дюлы к шестой и седьмой ход 3 шиам, 2 база - к гк)сьмой 1 ходо иинс; кромеОГО 1 СЧСТЬС ХОЛЫС 1 ИП 11 ЧСРСЗ П 51 ТИБ; 0 ,0)у 0 соб ратсльую схсх 3 одксиочены к с)30)1 У Бх)споьУ иСРОРС, 1 тОРс 5 и шестая холыс иы через ян)ирссэьпую схемуко горому 3,хо поу ншертору, коллшлор тр;Бзистор; четвертой схемы запретя И БОСЬЪ 1 сЯ ВХОДИ 5 ШИНс СООП)СТС 113 ЕП 1 Ю - К трепему и ствсртому Выходным ииверторям, ричсм Выходы ипьерторов связаны с соот- СГСБУОЦМ ВЫХОДНЫМ ШИНЯМН,188150 Заказ %3613 Тираж 1075 Формат бум. 00;с 90, Объем 0,27 изд. л. ЦНИИПИ Комитета по делам изобретений и открытий при Совете МиниМосква, Центр, пр. Серова, д. 42 одписное в СССР ипо рафия, пр. Сапунова, д Составитель Л. С. ЗахароваРедакто 1 Н. Джарагетти Тсхред 1, П. Курилко Корректор М. П. Ромашова
СмотретьЗаявка
945243
Н. В. Скоробогатько, В. А. Тихонов, ссо азь
МПК / Метки
МПК: H03M 7/12
Метки: десятичного, кода, шифратор
Опубликовано: 01.01.1966
Код ссылки
<a href="https://patents.su/3-188150-shifrator-desyatichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Шифратор десятичного кода</a>
Предыдущий патент: Способ преобразования графических функций
Следующий патент: 188151
Случайный патент: Устройство для измерения частоты следования импульсов