Устройство защиты от импульсных помех

Номер патента: 1797166

Автор: Дорух

ZIP архив

Текст

79 9) ( 1) 4 В 1)5 ИЕ ИЗ ОПИС А 8 ТОРСКО довательССР .87,Т ИМПУЛБСника, систеналов. СущСОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕВЕДОМСТВО СССР- . (56) Авторское свидетельство СМ 1483646, кл. Н 04 В 1/10, 19(54) УСТРОЙСТВО ЗАЩИТЪ ОНЫХ ПОМЕХ(57) Использование: радиотехмц обработки аналоговых си ЕТЕНИЯ во защиты от вычитатель 1,2, электронования 4, сумения модуля 6. В устройст- помехозащит действия й сигнал устовне, который появления имизобретения: Устройст ьсных помех содержит торонний ограничитель люч 3, элемент интегрир5 и элемент сравн ла с пороговым уровнем стигается увеличение ости, т,к, в момен ьсной помехи вь 1 ходно ва остается на тбм же ур устройстве до момента ной помехи. 2 ил. НОСТЬ импул двухс ный к матор сигна ве до щенн импул ройст был в пульсИзобретение относится к радиотехникеи может быть использовано в системах обработки аналоговых сигналов,Целью изобретения является увеличение помехозащищенности.На фиг. 1 представлена структурнаяэлектрическая схема устройства защиты отимпульсных помех, На фиг. 2 представленывременные диаграммы, иллюстрирующиевид сигнала в различных точках устройства.Устройство защиты от импульсных помех содержит вычитатель 1, двустороннийограничитель 2, электронный ключ 3, элемент 4 интегрирования, сумматор 5 и элемент 6 сравнения модуля сигнала спороговым уровнем,Устройство защиты от импульсных помех работает следующим образом.Входной сигнал Х(т) подается на входвычитателя 1, где из него вычитается выходной сигнал У(с) элемента интегрирования 4,и полученная разностья =Хф-Ф)подается на входы двустороннего ограничи-теля 2 и элемента 6;Двусторонний ограничитель 2 формирует сигнал у(т) в соответствии с уравнениема (1) прия (т) Ау (т)=А 89 П( е Щ прие (1) А,где А - порог ограничения.Сигнал у (1) поступает на сигнальныйвход электронного ключа 3 и на второй входсумматора 5, на первый вход которого поступает сигнал У(с) с выхода элемента интегрирования 4,Элемент 6 формирует сигнал, под действием которого электронный ключ 3 замкнут, если выполняется условиее (т)В,и разомкнут, если выполняется условиееВ,где В - пороговый уровень элемента 6.Через электронный ключ 3, которыйзамыкается при выполнении условияя (т)В, сигнал у (т) подается на входэлемента интегрирования 4.На выходе сумматора 5 формируетсявыходной сигнал устройства, определяемыйравенствомХ=Ф)+ у В отсутствие импульсных помех сигнале (т) рассогласования удовлетворяет условиюя (т) АВ5 В этом случае двусторонний ограничитель 2 работает в линейном режиме, электронный ключ 3 замкнут и передаточная функция устройства тождественно равна 1, выходной (т) сигнал устройства точно отсле О живает входной Х(с), то есть выполняетсяравенство:Е = ХЕсли во входном сигнале присутствует импульсная помеха (фиг, 2 а), то сигнал "5 8 (т) рассогласования на выходе вычитателя1 удовлетворяет условию еВА.В этом случае двусторонний ограничи 2 О тель 2 работает в режиме ограничения (фиг,2 б),электронный ключ 3 разомкнут, на входэлемента 4 интегрирования поступает нулевой сигнал, а на второй вход сумматора 5поступает сигнал уровня А, В результатевыходной сигнал У(т) интегратора (фиг. 2 в) ивыходной сигнал 7(т) (фиг, 2 г) устройства "замораживаются" на уровнях, непосредственно предшествующих моментуидентификации импульсной помехи, то есть3 О моменту выполнения условияе(с) =В.В тех случаях, когда характер поведениявходного сигнала (по скорости его изменения) занимает промежуточное положениемежду отсутствием и наличием импульснойпомехи, принимается компромиссное решение: при замкнутом электронном ключе 3 навход элемента интегрирования 4 и на второй вход сумматора 5 поступает ограничен 4 О ный по уровню сигнал Аэ 9 Ь(я (1), так как вэтих случаях выполняется условие:А е(т) ВВоздействие ограниченного сигнала навходе интегратора фиксирует максимальную скорость изменения выходного сигналаУ(1) интегратора и выходного сигнала 2(с)устройства.Таким образом, в устройстве при воздействии импульсной помехи в моментидентификации помехи "замораживаются"уровни сигналов на обоих входах, а следовательно, и на выходе сумматора 5,1797166 Составитель Л. Зак Техред М;Моргентал Редактор М. Кузнец орректор С. Патрушева каз 656 Тираж .Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС 113035, Москва, Ж, Раушская наб., 45 оизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 10 Формула изобретения Устройство защиты от импульсных помех, содержащее соединенные последовательно вычитатель, суммирующий вход которого является входом устройства, двусторонний ограничитель, электронный ключ, элемент интегрирования, выход которого соединен с вычитающим входом вычитателя, и сумматор, выход которого является выходом устройства, а также элемент. сравнения модуля сигнала с пороговым уровнем, вход и выход которого соединены соответственно с выходом вычитателя и с управляющим входом электронного ключа, о т л и ч а ю щ е е с я тем, что, с целью увеличения помехозащищенности, другой вход сумматора соединен с выходом двустороннего ограничителя.

Смотреть

Заявка

4822532, 03.05.1990

ТАГАНРОГСКИЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ СВЯЗИ

ДОРУХ ИГОРЬ ГЕОРГИЕВИЧ, ДОРУХ АЛЛА ПАВЛОВНА

МПК / Метки

МПК: H04B 1/10

Метки: защиты, импульсных, помех

Опубликовано: 23.02.1993

Код ссылки

<a href="https://patents.su/3-1797166-ustrojjstvo-zashhity-ot-impulsnykh-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство защиты от импульсных помех</a>

Похожие патенты