Устройство формирования амплитудно-фазово-модулированных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1598201
Автор: Аввакумов
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 19 щ) Н 04 Ь 27 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ВТОРСНОМУ ЕТЕЛЬСТВУ 2/24-098890, Бюл. Р 37вакумов6.52 (088,8)кое свидетельство СССРкл. Н 04 Ь 27/02, 1984(21) 44032 (22) 04.04 (46) 07.10 (72) Я.О.Ав (53) 621.3 (56) Автор Р 1218488,л втулка ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГННТ ССОф(54) УСТРОЙСТВО ФОРМИРОВАНИЯ АМПЛИТУДНО-ФАЗОВО-МОДУЛИРОВАННИХ СИГНАЛОВ (57). Изобретение относится к технике связи и может быть использовано в передающих системах радиосвязи и передачи данных. Цель изобретения - сокращение спектра формируемого сигнала. Для достижения цели в устройство введены триггер 6,. преобразователь 7 кода, второй цифроаналоговый преобразователь 8, накапливающий сумЮюрая чцсщоео матор 9 и фаэовращатель 10. Фазовая манипуляция частоты на 180 , код кооторой определяется накапливающим сумматором 9, осуществляется с помощью фаэовращателя 10 и преобразователя 7 кода в моменты достижения формируемым сигналом минимального значения. Аналоговый выходной сигнал формируется с помощью первого 2 и второго 8 цифроаналоговых преобразователей.Закон изменения амплитуды хранится в запоминающем блоке 3, управляемом реверсивным счетчиком 5 импульсов . Знак и скорость изменения амплитуды формируемого сигнала определяется триггером 6 и делителем 4 частоты, а моменты смены знака информации фиксируются блоком 1 выделения фронтов1 1 иИзобретение относится к электросвязи и может использоваться в передающих системах радиосвязи и передачи данных.51 ель изобретения - сокращение спектра Аормируемого сигнала.На чертеже приведена структурнаяэлектрическая схема устройства формирования амплитудно-Аазово-модулированных сигналовУстройство Аормирования амплитудно-Аазово-модулированных сигналовсодержит блок 1 выделения Аронтов,первый циАроаналоговый преобразователь 2, запоминающий блок 3, делитель 4 частоты и реверсивный счетчик5 импульсов, а также триггер 6, преобразователь 7 кода, второй ифроаналоговый преобразователь 8, накапливающий сумматор 9 и фазовращатель 10,Устройство Аормирования амплитудно-Аазово-модулированных сигналовработает следующим образом. 25На второй управляющий .вход устройства поступает текущий код Формируемой частоты, а на тактовый вход -опорная частота. В каждом периодеопорной частоты в накапливаюдем сумматоре 9 формируется новое значениекода Аазы Аормируемого сигнала, представляюцее собой сумму предшествующего значения кода и текущего, Второйвыход накапливающего сумматора 9 является выходом старшего разряда кодаАазы Аормируемого сигнала, первыйвыход - выходом остальных старшихразрядов, а третий выход может бытьвыходом переноса накапливающего сум Оматора 9.Фазовращатель 10 и преобразователь 7 кода не инвертируют сигналы свыходов накапливающего сумматора 9при наличии на их других входах сигнала логического О, а при наличиисигнала логической "1" инвертируют.Второй цифроаналоговый преобразователь 8 преобразует поступающий на еговход код в аналоговое напряжение,В исходном состоянии - установившаяся пауза (логический "О") на инАормационном входе устройства на выходе триггера 6 имеется сигнал логического О", вызывающий появлениесигнала логического "О" на выходеблока 1 выделения фронтов. Этот сигнал запирает, делитель 4 частоты исоответственно реверсивный счетчик 5 имупльсов, на первых выходах которого имеется сигнал логической "1", т.е.число, записанное в нем, имеет максимальное значение, которому соответствует максимальное значение кода навыходе запоминающего блока 3, Приэтом сигнал с выхода второго циАроналогового преобразователя 8 прохот через первый циАроаналоговыйпреобразователь 2 с единичным коэффициентом передачи,При поступлении на информационныйвход устройства логической "1" навыходе блока 1 выделения фронтов такжепоявляется сигнал логической "1", отпирающий делитель 4 частоты. КоэФАициент деления последнего обратно пропорционален скорости манипуляции иопределяется кодом скорости манипуляции, установленным на первом управляющем входе устройства. Последовательность поделенцых импульсов, поступающих от накапливающего сумматора 9,поступает на первый вход реверсивного счетчика 5, на втором (реверсирующем) входе которого по нулевому сигналу с выхода триггера 6 установленрежим обратного счета, Код на первыхвыходах реверсивного счетчика 5 импульсов уменьшается монотонно линейно, в соответствии с выбранным законом изменяется сигнал на выходе запоминающего блока 3 и, следовательно, аналогично меняется амплитудавыходного сигнала устройства. Закон изменения кода на выходе запоминающего блока 3 выбран таким образом, что при нахождении реверсивного счетчика 5 в среднем от максимального состояния и, соответственно, нулевого состояния код на выходе запоминаютего блока 3 имеет минимальное значение, Именно в этот моментвремени сигнал на выходе старшего разряда реверсивного счетчика 5 импульсов меняется с логической "1" на логический "О". По этому сигналу Аазовращатель 10 начинает пропускать сигнал с выхода накапливающего сумматора 9 без инверсии, что в свою очередь вызывает дополнительную инверсию сигнала преобразователем 7 кода. Таким образом код Аазы Аормируемого сигнала приобретает дополнительный Аазовый сдвиг на 180 , что соответствует манипуляции Аазы формируемого сигнала также на 180формула изобретения Устройство Аормирования амплитудно-Аазово-модулированных сигналов, содержащее блок выделения фронтов, первый циАроаналоговый преобразователь, запоминающий блок, делитель частоты и реверсивный счетчик импульсов, первые выходы которого соединены с входами запоминающего блока, выход которого подключен к первому входу первого циАроаналогового преобразователя, выход которого является выходОм устройства, инАормационным и первым управляющим входами которого являются первые входы соответственно блока выделения Аронтов и делителя частоты, второй вход и выход которого подключен к выходу блока выделения Аронтов и первому входу реверсивного счетчика импульсов, о т л и ч аю щ е е с я тем, что, с целью сокращения спектра Аормируемого сигнала, введены триггер, последовательно соединенные преобразователь кода и второй циАроаналоговый преобразователь, накапливающий сумматор и Аазовращатель, выход и первый вход которого подключены соответственно к первому входу преобразователя кода и соответствующему выходу реверсивного счетчика импульсов, второй вход которого и второй вход блока выделения фронтов соединены с выходами триггера, первый и второй входы которого подключены к второму выходу реверсивного счетчика импульсов и первому входу блока выделения Аронтов, причем второй вход первого циАроаналогового преобразователя соединен с выходом второго цифроаналогового преобразователя, вторые входы преобразовате-ля кода и Ааэовращателя и третий вход делителя частоты подключены к первому, второму и третьему выходам накапливающего сумматора, первый и второй входы которого являются вторым управляющим и тактовым входами устройства.;ва начинает инвертировать сигнал с накапливающего сумматора 9, что приводит к новой инверсии сигнала на выходе преобразователя 7 кода и изменению фазы сигнала на 180 ф, т,е. фаза Аормируемого сигнала принимает значение, соответствующее режиму установившейся паузы,В обоих случаях скачок Аазы формируемого сигнала происходит при минимальной амплитуде выходного сигнала, что и определяет возможность получения полезного эффекта.К числу дополнительных преимуществ предлагаемого устройства следует отнести воэможность оперативного изменения параметров модуляции и закона 50 изменения огибающей полученного сиг-нала. 40 5 15982 ОПри дальнейшем уменьшении числа вреверсивном счетчике 5 импульсов кодна выходе запоминающего блока 3 начинает возрастать по тому же закону,5по какому он до этого убывал, т.е.закон изменения кода симметричен относительно среднего числа реверсивного счетчика 5 импульсов,При достижении нулевого числа вреверсивном счетчике 5 импульсов наего втором выходе появляется сигналлогического О . По этому сигналупроизводится запись информации в триггер 6, т,е. запись сигнала логической "1".Таким образом 1 с этого моментавремени на обоих входах блока 1 выделения Аронтов оба сигнала имеют значение логической "1", что вызывает 20появление логического нО" на его выходе. Так заканчивается переход изсостояния установившейся паузы в состояние установившегося "нажатия".Обратный переход начинается с 25появления логического "О" на входеи затем появлению логической "1" на,выходе блока 1 выделения Аронтов,Реверсивный счетчик 5 импульсов работает в режиме прямого счета и число 30в нем нарастает с приходом импульсовс делителя 4 частоты. При достижениисреднего числа Фазовращатель 10 сно
СмотретьЗаявка
4403282, 04.04.1988
ПРЕДПРИЯТИЕ ПЯ А-1307
АВВАКУМОВ ЯРОСЛАВ ОЛЕГОВИЧ
МПК / Метки
МПК: H04L 27/20
Метки: амплитудно-фазово-модулированных, сигналов, формирования
Опубликовано: 07.10.1990
Код ссылки
<a href="https://patents.su/3-1598201-ustrojjstvo-formirovaniya-amplitudno-fazovo-modulirovannykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования амплитудно-фазово-модулированных сигналов</a>
Предыдущий патент: Устройство для цифрового формирования сигналов с амплитудно фазовой модуляцией и одной боковой полосой
Следующий патент: Устройство для приема фазоманипулированных сигналов
Случайный патент: Пневматические станочные параллельные тиски