Шифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(Д 1) Н 03 М 7/00 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ЖНТ СССР Е ИЗОБРЕТ ПИСАН НИЯ 21.А. Шостак етельство СССР М 7/00, 1985.(57) Изобретениетельной технике ивано для построеннормализации, Изопри конструировани осится к вычисли может быть я шифратор ретение по и шифратор использов кодаволяет в сокра(21) 4358978/24-24(54) ИИФРАТОР 601569992 тить количество логических элементов,являющихся их составными частями, приэтом функциональные возможности шифраторов остаются неизменными. Шифратор содержит блок 1 шифрации прямогокода, первый и второй дешифраторы 2 и5 границы нулей, элемент И Э и блок4 шифрации инверсного кода. Дешифраторы 2 и 5 границы нулей содержат почетыре элемента И-НЕ 11-14 Блок 1шифрации прямого кода содержит триэлемента И-НЕ 15-17, .Блок 4 шифрацииинверсного кода содержит два элемента И-НЕ 18 и 19. 3 з.п, ф-лы, 1 ил.О 35 цО 45 50 55Изобретение относится к вычислиельной технике и может быть испольовано для построения шифраторов кода нормализации.Целью изобретения является упрощение шифратора.На чертеже представлена функциональная схема шифратора.Ыифратор содержит блок шифрации рямого кода, первый дешифратор 2 раницы нулей, элемент И 3, блок 4 фрации инверсного кода, второй дефратор 5 границы нулей. На схеме бозначены старший 6 и младший 7 инормационные входы, вход 8 блокирови, первый 9 и второй 10 выходы шифатора.Дешифраторы 2 и 5 границы нулей одержат первый-четвертый элементы -НЕ 11-14. Блок 1 шифрации прямого кода содержит первый-третий элементы И-НЕ 15-17. Блок 4 шифрации инверсноо кода содержит первый-второй элеенты И-НЕ 18 и 19.Дешифраторы 2 и 5 предназначены для Формирования признака нуля на Своих вторых выходах или фиксации последнего (крайнего справа) нуля в руппе нулей, установленных в крайих левых. разрядах информационного хода дешйфраторов 2 и 5, т.е. на -м (=0,1, ,) разряде выхода дешифатора 2(5) формируется логическийи 0 , если на всех разрядах информацинного входа дешифратора 2(5), начиная с крайнего левого и кончая -м, установлены логические "1", кодируюшие нули.Блок 1 предназначен для шифрации .прямого кода количества нулей слева, установленных на информационном входе дешифратора 2, и для транзитной передачи с инвертированием кода с выхода блока 4.Блок 4 предназначен для шифрации инверсного (обратного) кода количестВа нулей слева, установленных на информационном входе дешифратора 5, без учета крайнего правого разряда.Шифратор Функционирует следующим образом,В исходном состоянии на входах 6 и 7 устанавливается анализируемый двоичный код. На выходе 9 формируется код признака равенства кода на входах 6 и 7 нулю (логическая "1", если на входах 6 и 7 установлен единичный код "1" или логический "0", если хотя бы на одном разряде входов б и 7 установлен логический 0)В данном случае ноль в каждом разряде входов 6 и7 кодируется логической "1"Если на входе 8 установлен кодблокировки - логический "0", то на выходе 10 устанавливается единичный код,Если на входе 8 установлена логическая "1", то на выходе 10 формируетсякод количества нулей слева на разрядах входов 6 и 7 без учета кода накрайнем правом разряде входа 7,функционирование шифратора можетбыть пояснено двумя примерами.На входе 8 установлена логическая"1", а. на входах 6 и 7 установленкод 1110 ХХХХ и 1111110 Х.При коде 1110 ХХХХ на выходе 10формируется код "011", т.е. равный".3", что соответствует количеству логических "1" слева до первого логического "0" в коде на входах 6 и 7.При коде 111111 ОХ на выходе 10Формируется код "110", т,е. равный"6"а и з о бф о ртения1. Шифратор, содержащий блок шифрации прямого кода и первый дешифратор границы нулей, первые выходы которого соединены с соответствующими первыми входами блока шифрации пря. мого кода, второй вход блока шифрации прямого кода является входом блокировки шифратора, о т л и ч а ю - щ и й с я тем, что, с целью упрощения шифратора, в него введены элемент :И, блок шифрации инверсного кода и второй дешифратор границы нулей, первые выходы которого соединены с соответствующими первыми входами блока шифрации инверсного кода, выходы которого соединены с соответствующими тре - тьими входами блока шифрации прямого кода, второй выход первого дешифратора границы нулей соединен с вторым входом блока шифрации инверсного кода и " первым входом элемента И, второй выход второго дешифратора границы нулей соединен с вторым входом элемента И, выход которого является первым выходом шифратора, входы первого и второго дешифраторов границы нулей являются соответственно старшим и младшим информационными входами шифратора, выходы блока шифрации прямого кода являются вторым выходом шифратора.156999 Составитель Б. ХодовТехред М.Дидык Корректор,И Пожо Редактор М. Бланар Заказ 1458 Тираж 660 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101 2. Иифратор по п. 1, о т л и ч а ющ и й с я тем, что дешифратор границы нулей выполнен на элементах И-НЕ, первый вход первого элемента И-НЕ объединен с первыми входами второго,5 третьего и четвертого элементов И-НЕ и является первым входом дешифратора, второй вход второго элемента И-НЕ объединен с вторыми входами третьего и четвертого элементов И-НЕ и является вторым входом дешифратора, третий вход третьего элемента И-НЕ объединен с третьим входом четвертого элемента И-НЕ и является третьим входом дешифратора, четвертый вход четвертого элемента И-НЕ является четвертым входом дешифратора, инверсный выход четвертого элемента И-НЕ соединен с вторым входом первого элемента И-НЕ, с тре тьим входом второго элемента И-НЕ и с четвертым входом третьего элемента И-НЕ, инверсный выход которого соединен с третьим входом первого элемента И-НЕ и с четвертым входом, второго 25 элемента И-НЕ, инверсный выход которого соединен с четвертым входом первого элемента И-НЕ, инверсные выходы первого - четвертого элементов И-НЕ являютсясоответствующими первыми выходами дешифратора, прямой выход чет 26вертого элемента И-НЕ является вторым выходом дешифратора,3. Шифратор по п. 1, о т л и ч аю щ и й с я тем, что блок шифрациипрямого кода выполнен на элементахИ-НЕ, выходы которых являются выходами блока, первые входы первого,второго и третьего элементов И-НЕ иобъединенные вторые входы первого ивторого элементов И-НЕ являются соответствующими первыми входами блока,второй вход третьего элемента И-НЕобъединен с третьими входами первогои второго элементов И-НЕ и являетсявторым входом блока, четвертые входыпервого и второго элементов И-НЕ являются соответствующими третьими входаии блока. 4. Ыифратор по п. 1, о т л и ч а - ю щ и й с я тем, что блок шифрации инверсного кода выполнен на элементах И-НЕ, выходы которых являются выходами блока, первые входы первого и второго элементов И-НЕ являются соответствующими первыми входами блока, второй вход первого элемента И-НЕ объединен с вторым входом второго элемента И-НЕ и является вторым входом блока,
СмотретьЗаявка
4358978, 05.01.1988
ПРЕДПРИЯТИЕ ПЯ М-5339
САМУСЕВ АНАТОЛИЙ АЛЕКСЕЕВИЧ, ШОСТАК АЛЕКСАНДР АНТОНОВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: шифратор
Опубликовано: 07.06.1990
Код ссылки
<a href="https://patents.su/3-1569992-shifrator.html" target="_blank" rel="follow" title="База патентов СССР">Шифратор</a>
Предыдущий патент: Цифровой передатчик
Следующий патент: Преобразователь двоично-десятичного кода в двоичный
Случайный патент: 160753