Регенератор цифрового сигнала

Номер патента: 1540017

Авторы: Сирбиладзе, Угрелидзе, Хомерики, Чорбачиди

ZIP архив

Текст

(5 8 4 И НОМИТЕт И ОТИРЬПИЯМ СУД АРСТВЕНН О ИЗОБРЕТЕНИЯ РИ ГКНТ ССО ИЕ И РЕТЕНИЯ МУ СВИДЕ ГЕЛ ВТОРСН рственный ун А.Угрелачиди ем Д. ЦифроМ.: Связь,ия ИЮ 4 - 12 М для д. М.У.Поляка,рис. 7.13,ОГО СИГНАЛА(57) Изобретение относ тросвязи. Цель изобретения - повышение помехоустойчивости. Регенераторцифрового сигнала содержит линейныетрансформаторы 1 и 9, блок задержки2, блок вычитания 3, корректирующийусилитель 4, выпрямитель 5, блок регистрации 6 сигнала, счетный триггер7, усилитель 8, блок тактовой синхронизации 1 О, ключ 11, компараторы 12и 3, блок совпадения 14 и формирователь 15 сигнала следящего порога.Цель достигается путем осуществлениякомпенсации низкочастотной межсимвольной помехи, действующей на информационные импульсы в виде мешающих отрицательных "хвостов". 2И зобретение относится к электросвязи и может быть использовано вцифровых системах передачи для регенерации цифрового сигнала.,Цель изобретения - повышение по 5мехоустойчивости.На Фиг.1 представлена структурнаяэлектрическая схема регенеоатора цифрового сигнала; на Фиг.2 - временныедиаграммы сигналов, поясняющие рабо,ту регенератора цифрового сигналаРегенератор цифрового сигнала содержит первый линейный трансформаторблок 2 задержки, блок 3 вьяитания,корректирующий усилитель 4, выпрямитель 5, блок 6 регистрации сигнала,счетный триггер 7, выходной усилитель8, второй линейный трансформатор 9,блок 10 тактовой синхронизации, ключ 2011, первый 12 и второй 13 компараторы блок 14 совпадения и формирователь 15 сигнала следящего порога,Регенератор цифрового "игнала работает следующим образом,Однополярный цифровой сигнал(фиг,2 б) затянутыми на такт импульсами, соответствующий исходной последовательности двоичных импульсов,(Фиг 2 а), проходя через линейные30трансФорматоры и линию связи, теря 1ет постоянную составляющую и низкочастотную часть спектра и испытываетВлияние аддитивного флюктуационногоШума. В результате у информационных35Импуль Сов появляются о трица тельныеи 11 хвосты , которые в зависимости отстепени низкочастотного ограничения8 тракте могут простираться на десятки тактовых интерваловИз-за мешающих влияний "хвостовьпредшествующих импульсов амплитудыпоследувщих импульсов уменьшаются исигнал на выходе первого линейногатрансформатора 1 имеет вид,показан"ный на фиг.2 в, где заштрихованнымиразнополярныьк импульсами показанаВозможная реализация флюктуационногошума, накладываемого на сигнал в нулевые тактовые интервалы, причем при"сутствует только суммарный отрицательный хвост от пришедших предыдущи11импульсов.Как видно из фиг.2 в, под влияниемнизкочастотной межсимвольной помехиинформационные импульсы опускаютсяВниз относительно оптимального порга их регистрации, равного половиневысоты неискаженного информационно" го импульса (11, на фиг.2 в). Для компенсации низкочастотной межсимвольной помехи цифровой сигнал задерживается на такт с помощью блока 2 задержки (фиг.2 г) и затем в блоке 3 вычитания вычитается от незадержанного сигнала (фиг.2 в). В результате на выходе блока 3 вычитания появляется разностный откорректированный сигнал, имеющий вид, показанный на фиг.2 д (заштрихованные импульсы - это импульсы помехи после преобразования). После прохождения корректирующего усилителя 4 усиленные и откорректированные импульсы цифрового сигнала выпрямляются в выпрямителе 5 и подаются на информационный вход блока 6 регистрации (фиг.2 е), где происходит их регистрация на уровне оптимального порога, задаваемого Формирователем 15 (11 на фиг.2 е), и в тактовые моменты времени, которые задаются короткими стробирующими импульсами (Фиг,2 ж), вырабатываемыми блоком тактовой синхронизации О и действующими на стробирующий вход формирователя 15 через замкнутый кноч 11, который. размыкается положительными импульсами с выхода блока 14 совпадения. На выходе блока 14 совпадения положительные размыкающие импульсы псявляютсж в случае, если на его первый и второй входы действуют одновременно положительные импульсы с выходов компараторов 12 и 13. На информационные входы компараторов 12 и 13 подаются соответственно прямой и задержанный сигналы (фиг.2 в, г). Пороговые входы ксмпаратсров 12 и 13 подключены к общему проводу пи.тания. На выходах компараторов 12 и 13 положительные импульсы появляются нри отрицательных значениях сигнала на их информационных входах (фиг.2 з, и), Сигнал на выходе блока 14 совпадения при этом имеет вид, показанный на фиг.2 к, и,следовательно, в соответствующие моменты времени размыканием ключа 11 предотвращается прохождение тактовых импульсов (фиг. (фиг,2 ж) на стробирующий вход блока 6 регистрации (фиг.2 л), При этом отрицательная помеха, которая действует в нулевые тактовые интервалы и накладывается на отрицательные хвосты предшествующих импульсов, блоком 6 регистрации не регистрируется. С выхода блока 6 регистрации нормиро17 1 эцОО 5ванные по высоте и длительности информационные импульсы (Фиг.2 м) подаются на вход счетного триггера 7, с выхода которого сигнал,(фиг.2 н) через выходной усилитель 8 и первый линейный трансформатор 9 передается в линию. Формула из об ретения 10 Регенератор цифрового сигнала, содержащий последовательно соединенные первый линейный трансформатор, блок задержки, блок вычитания, кор ректирующий усилитель, выпрямитель, блок регистрации сигнала, счетный триггер, выходной усилитель и второй линейный трансформатор, а также блок тактовой синхронизации и формирова - 20 тель сигнала следящего порога, вход и выход которого подключены соответственно к выходу корректирующего усилителя и пороговому входу блока регистрации сигнала, а вход блока тактовой синхронизации и второй входблока вычитания подключены соответственно к выходу корректирующего усилителя и выходу первого линейноготрансформатора, причем вход первогои выход второго линейных трансформаторов являются соответственно входом и выходом устройства, о т л и -ч а ю щ и й с я тем, что, с цельюповышения помехоустойчивости, введены последовательно соединенные первыйкомпаратор, блок совпадения и клоч, атакже второй компаратор, при этоминформационные входы первого и второго компараторов подключены соответственно к выходам блока задержки ипервого линейного трансформатора, выход второго компаратара подсоединенк второму входу блока совпадения,а информационный вход и выход ключаподключены соответственно к выходублока тактовой синхронизации и стробирующему входу блока регнстрацчисигнала.

Смотреть

Заявка

4393428, 15.03.1988

ТБИЛИССКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ

СИРБИЛАДЗЕ ДАВИД АКАКИЕВИЧ, УГРЕЛИДЗЕ НОДАР АМБРОСИЕВИЧ, ХОМЕРИКИ РОМЕО ЗАХАРЬЕВИЧ, ЧОРБАЧИДИ ТАМАЗ ДМИТРИЕВИЧ

МПК / Метки

МПК: H04J 3/08

Метки: регенератор, сигнала, цифрового

Опубликовано: 30.01.1990

Код ссылки

<a href="https://patents.su/3-1540017-regenerator-cifrovogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Регенератор цифрового сигнала</a>

Похожие патенты