Устройство декодирования псевдослучайных последовательностей
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
, й;";:1Т ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Тепляков И.М Калашников И,ДРощин Б.В. Радиолинии космическихсистем передачи информации. М.:Сов. радио, 1975, с.176, рис.99Авторское свидетельство СССРЯ" 777867, кл. Н 03 М 13/00, 1979.(54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ ПСЕВДОСЛУЧАЙНЫХ ПОСЛЕДОВАТЕЛ 111 ОСТЕЙ(57) Изобретение относится к областиэлектросвязи. Цель изобретенияповышение помехоустойчивости декодирования информации. В устр-во для дос(51) 4 1) 03 М 13/00// Н 04 Ь 7/08 2 ти:кения поставленной цели введены цифровой компаратор 19 и дополнительные счетчик 6 импульсов, два регистра 17, 18 сдвига и элемент И 20. В устр-ве после последнего цикла формирования псевдослучайной последовательности (ПСП) в регистре 17 будет записано максимальное значение взаимно корреляционной функции за время декодирования, а в регистре 18 номер кодовой комбинации той ПСП, которая дает максимальное значение взаимно корреляционной функции с ПСП, циркулирующей в течение цикла декодирования в регистре 7. Номер этой ПСП поступает из регистра 18 на выход аФ устр-ва и является декодированной информацией. 1 ил.Изобретение относится к электросвязи и может быть использовано нцифровых системах связи для декодирования псевдослучайных последова 5тельностей,Целью изобретения является повышение помехоустойчивости декодирования информации.На чертеже представлена структурная электрическая схема устройствадекодирования псевдослучайных последовательностей.Устройство декодирования псевдослучайных последовательностей содержит первый регистр 1 сдвига, первыйключ 2, первый элемент И 3, генератор 4 тактовых импульсов, второйключ 5, элемент ИЛИ 6, второй регистр7 сдвига, сумматор 8 по модулю два, 20реверсивный счетчик 9, счетчик 10импульсов, второй 11 и первый 12КБ-триггеры, дешифратор 13, второйэлемент И 14, генератор 15 опорнойпсевдослучайной последовательности 25,цифровой компаратор 19 и дополнительный элемент И 20. 30Генератор ПСП 15 содержит блок 21памяти и счетчик 22 импульсов.Устройство декодирования псевдослучайных последовательностей работаетследующим образом, 35Цикл работы устройства декодирования псевдослучайных последовательностей осуществляется в два этапа. На первом этапе производится пере запись информации (кодовой комбинации на основе ПСП) из первого регистра 1 во второй регистр 7, на втором этапе - декодирование (определение номера ПСП относительно начального) 45 информации, записанной во второй регистр 7,Первьй этап работы начинается при поступлении на управляющий вход устройства декодирования ПСП сигнала циклового фазирования, по которому первьй 11 и второй 12 КБ-триггеры устанавливаются в состояние "1". Кроме того, цикловый импульс производит сброс (предустановку) счетчиков 10 и 22 и первого 17 и второго 18 дополнительного регистров. При этом второй ключ 5 закрывается, первый ключ 2 открывается, а первый 3 и второй 4 элементы И начинают пропускать импульсы генератора 4,В результате установки тактовыхимпульсов происходит перезапись (продвижение) информации иэ первого 1 вовторой регистр 7, а также формированиеПСП путем последовательного считывания иэ блока 21 памяти.Число разрядов в первом 1 и втором7 регистрах одинаково и определяетсячислом элементов ПСП,В конце цикла формирования ПСПдешифратор 13 выдает импульс, которыйустанавливает второй КБ-триггер 11в состояние 0, при этом второйключ 5 открывается, первьй ключ 2 закрывается, а первый элемент И 3 перестает пропускать тактовые импульсыот генератора 4, На этом первый этапработы устройства декодирования ПСПзаканчивается,Далее происходит поразрядное сравнение с помощью сумматора 8 кодовойкомбинации, записанный во второйрегистр 7, с первой кодовой комбинацией ПСП, хранящейся в блоке 21памяти. Результат сравнения подсчитывается реверсивным счетчиком 9. Впервом дополнительном регистре 17находится значение порога, если вконце цикла формирование ПСП числов реверсивном счетчике 9 превышаетчисло, хранящееся в первом дополнительном регистре 17, то цифровой компаратор 19 выдает сигнал, которьйявляется разрешающим сигналом дляформирования на выходе дополнительного элемента И 20 в конце цикла формирования ПСП импульса записи, поддействием которого в первый дополнительный регистр 17 запишется число,находящееся в реверсивном счетчике9, а во второй дополнительный регистр18 запишется число из счетчика 10,В следующем цикле формирования ПСПпроизводится сравнение кодовой комбинации, циркулирующей по кольцу в основном во втором регистре 7, со следующей кодовой комбинацией ПСП. Вконце каждого цикла формирования ПСПпроисходит сброс реверсивного счетчика9 импульсом, формируемым дополнительным счетчиком 16Таким образом, после последнегоцикла формирования ПСП в первом дополнительном регистре 17 будет записаномаксимальное значение взаимно корреляционной функции за время декодирова15188 Формула изобретения 15 Составитель В.ОрловТехред А.Кравчук Редактор Т,Лазоренко Корректор О,Ципле Заказ 6610/56 Тираж 884 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 ыия, а во втором дополнительном регистре 18 - номер кодовой комбинации той ПСП, которая дает максимальное значение взаимно корреляционнойфункции с ПСП, циркулирующей в течение цикла декодирования во второмрегистре 7. Номер этой ПСП поступаетиз второго дополнительного регистра18 на выход устройства декодированияПСП и является декодированной информацией,Устройство декодирования псевдослучайных последовательностей, содержащее последовательно соединенные генератор тактовых импульсов, первый элемент И, первый регистр сдвига, первый ключ, элемент ИЛИ, второй регистр сдвига, сумматор по модулю два и реверсивный счетчик, последовательно соединенные первый КБ-триггер, второй элемент И, генератор опорной псевдо случайной последовательности, дешифратор, второй КБ-триггер и второй ключ, информационный вход и выход которого подключены соответственно к выходу второго регистра сдвига и второму 30 входу элемента ИЛИ, а также счетчик импульсов, выход генератора тактовых импульсов подсоединен к второму входу второго элемента И, выход которого подсоединен к тактовому входу второго З 5 регистра сдвига, а прямой выход второго КБ-триггера подсоединен к второму входу первого элемента И и управляющему входу первого ключа, причем инФормационный вход первого регистра 40 сдвига и объединенные Б-входы первого 1 и второго КБ-триггеров являются соответственно информационным и управляющим входами устройства, о т л и ч аю щ е е с я тем, что, с целью повы шения помехоустойчивости декоднрова 85 6ния информации, введены последовательно соединенные первый дополнительный регистр сдвига, цифровой компаратор, дополнительный элемент И и второй дополнительный регистр сдвига, информационные входы которого подключены к соответствующим выходам счетчика импульсов, а также дополнительный счетчик импульсов, при этом выход второго элемента И подключен непосредственно к счетному входу реверсивного счетчика и через дополнительный счетчик импульсов - к объединенным сбросовому входу реверсивного счетчика, второму входу дополнительного элемента И и счетному входу счетчика импульсов, выход которого подсоединен к К-входу первого КБ-триггера, выходы реверсивного счетчика подсоединены к соответству" ющим объединенным входам цифрового компаратора и первого дополнительного регистра сдвига, тактовый вход которого подключен к выходу дополнительного элемента И, второй вход сумматора по модулю два подключен к дополнительному выходу генераторд опорной псевдослучайной последовательности, Управляющий вход которого и объединенные сбросовые входы счетчика импульсов, первого и второго дополнительных регистров сдвига подключены к установочному входу первого КЯ-триггера, причем выходы второго дополнительного регистра сдвига являются выходами устройства, а генератор опорной псев; дослучайной последовательности содержит последовательно соединенные счетчик импульсов и блок памяти, так" товый и управляющий входы счетчика импульсов и выход блока, памяти являются соответственно тактовыми управляющими входами и выходами и дополнительным выходом генератора опорной псевдослучайной последовательности.
СмотретьЗаявка
4293177, 03.08.1987
ПРЕДПРИЯТИЕ ПЯ Р-6254
ЦАРЕВ АНАТОЛИЙ БОРИСОВИЧ, ВАСИЛЬЕВ МИХАИЛ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H03M 13/15
Метки: декодирования, последовательностей, псевдослучайных«
Опубликовано: 30.10.1989
Код ссылки
<a href="https://patents.su/3-1518885-ustrojjstvo-dekodirovaniya-psevdosluchajjnykh-posledovatelnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство декодирования псевдослучайных последовательностей</a>
Предыдущий патент: Устройство взаимного фазирования
Следующий патент: Система передачи дискретной информации
Случайный патент: Магнигогидродинамический сепаратор для обогащения полезных ископаемых