Цифровой приемник многопозиционных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1417208
Автор: Израильсон
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 0 1)4 Н 04 1.27," ЕННЫЙ КОМИТЕТ СССРЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОСУДАРС О ДЕЛА ОПИСАНИЕ ИЗОБРЕТЕНИК А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54) ЦИФРОВОЙ ПРИЕМНИК МН ГОПОЗИЦИОННЫХ СИГНАЛОВ(57) Изобретение относится к электросвязи и позволяет повысить помехоустойчивость путем компенсации статической ошибки. Устр-во содержит решающий блок 1, поло- совой фильтр 2, усилитель 3 с АРУ, демодуляторы 4 и 5, блок 6 выделения несущего колебания, АЦП 7 и 8, блок 9 управления выделением такта, блок О выделения тактового колебания и цифровой адаптивный корректор (ЦАК) 11, состоящий из гармонического корректора 12, блока 13 формирования сигналов управления, блока 14 пцтс- раторов, сумматоров 15 и 16 и блока 17 настройки. Входной сигца; темодмлц 11 мстс 5 и демодулятора 4 и 5 с помощью несуцпих колебаний, выделенных блоком 6 и сдвинутых по фазе друг относительно друга нд 90". Дсмодулированные аналоговые сигналы преобразуются в цифровые. В ЦАК 11 осусцествляется коррекция сигнала путем минимизации межсимвольной интерференции принимаемых сигналов данны. Откорректированный сигнал декодцруется в решающем блоке 1. Г 1 омехоустойчивость ювьшается зд счет того, что в ЦАК 11 коррекция статической ошибки осуществляется це непрерывно, а в определенные моменты времени, и стробирование в АЦП 7 и 8 осуществляется после анализа во введенном блоке 9 сигналов, соотв. серединам двух соседних элементов откорректированного сигндга, и подстройки тактового колебания. 2 пл.40 45 50 55 Изобретение относится к технике электросвязи и может использоваться для приемасигналов, сформированных однополоснымии двухполосцыми методами модуляции.Цель изобретения - повышение помехоустойчивости путем компенсации статической ошибки.На фиг. 1 представлена структурна яэлектрическая схема предложенного цифрового приемника; ца фиг. 2 - вариант выполнения блока интеграторов.Цифровой приемник многоцозиционныхсигналов содержит решающий блок 1, полосовой фильтр 2, усилитель 3 с автоматической регулировкой усилителя (АРУ), первый и второй демодуляторы 4 и 5, блок 6выделения несущего колебания, первый и второй ацалого-цифровые преобразователи 7 и8, блок 9 управления выделением такта,блок 10 выделения тактового колебания, цифровой адаптивный корректор1, состоящийиз гармонического корректора 12, блока 13формирования сигналов управления, блока14 интеграторов, первого и второго сумматоров 15 и 16, блока 17 настройки.Блок 14 интеграторов (фиг, 2) содержитдва реверсивцых счетчика 18 и 19 и элементИ 20.Цифровой приемник работает слслующимобразом.Модулированный сигнал (фиг. 1), сформированный одцоцолосцыми цли двухполосцыми мцогопсоициоццымц методами модуляции, цоетуцце ца вход приемника и ограцичиваегея по спектру полосовым фильтром2. Б усилители 3 с АРУ входной сигнал стасбилцзируегся по уровню и загем поступаетца первый и второй демодуляторы 4 и 5, нав горые входы которых из блока 6 выделениянесуцсего колебания подаются сдвинутые пофазе друг относительно друга на 90 несущие колсбация,Лемодулцрованные сигналы с выходовпервого ц второго демодуляторов 4 и 5 поступают в первый и второй аналого-цифровые преобразователи 7 и 8 соответственно,де осуществляется стробирование демодулированцых аналоговых сигналов в отсчетцые моменты времени, запоминание и хранение амплитуд полученных напряженийвыборок и преобразование этих напряженийв сп-разрядные двоичные кодовые числа. Впервом и втором аналого-цифровых преобразователях 7 и 8 с целью улучшения условий выделения тактового колебания осуществляется стробировацие демодулированныхсигналов в моменты времени, соответствующие серединам и границам принимаемыхэлементов сигнала. Импульсные последовательности, цо которым осуществляется стробирование и преобразование демодулироваццых сигналов, поступают с первого и второговыходов блока 10 вылелецця тактового колебания. С вы содов первого ц второго ацало 5 10 15 20 25 30 35 го-цифровых преобразователей 7 и 8 два гп-разрядных кодовых числа (выборки) поступают в цифровой адаптивный корректор 11, где в соответствии с выбранным алгоритмом коррекции осуществляется минимизация межсимвольной интерференции в принимаемых сигналах данных, обусловленная неравномерностью частотных характеристик канала связи. Откорректированный сигнал в виде многоразрядных кодовых чисел поступает в решающий блок 1, где осуществляется его декодирование, и далее на выход цифрового приемника,В блоке 13 осуществляется формирование оценок откорректированных сигналов и вычисление вектора ошибки Е. Однако в сигналах на выходах гармонического корректора 12 имеет место статическая ошибка Е обусловленная неидеальностью аналоговых узлов приемника. С целью ее компенсации используют первый и второй сумматоры 15 и 16 и блок 14 интеграторов. Для этого из сигналов на выходах гармонического корректора 12 необходимо вычесть проинтегрироваццые сигналы ошибки. Эта операция реализуется блоком 14 интеграторов и первым и вторым сумматорами 15 и 16. С целью уменьшения дисперсии откорректированного сигнала, возникающей за счет непрерывной адаптивной компенсации статической ошибки, в цифровом адаптивном корректоре 11 используется блок 17, разрешающий адаптивную компенсацию Е только в определенные моменты времени, Ь остальное время сигналы на выходах блока 14 интеграторов не изменяются и тем самым дисперсия откорректированного сигнала уменьшается. Использование парциальной настройки оправдано, поскольку Е, нескачкообразно изменяется во времени,Сигнал со второго выхода цифрового адаптивного корректора 11 поступает на блок 9, служащий для формирования сигналов управления работой блока 10 выделения тактового колебания. Алгоритм работы блока 9 основан на формировании сигналов управления работой блока 1 О путем анализа сигналов, соответствующих серединам двух соседних принимаемых элементов сигнала, формировании (по результатам анализа) сигнала, соответствующего сигналу на границе между этими элементами, и сравнении сформированного сигнала с эталонным.Из рассмотрения алгоритма работы блока 9 следует, что точность формирования сигналов управления в блоке 9 управления выделением такта существенно снижается при наличии Е,. Следовательно, компенсация Е, приводит к повышению точности подстройки тактового колебания.На соответствующие входы блока 14 (фиг.) поступасот сигналы управления распитой реверсивных счетчиков 18 и 19, кото14121)с 1 формула изобретения Составитель А. МоскевичРедактор К. Крупкнна Техред И. Верес Корректор М. ПожоЗаказ 407958 Тираж 660 ПодписноеВНИИГ 1 И Государственного комитета СССР по делам изобретений и открытий13035, Москва, Ж - 35, Рамшская наб., д. 4;5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 рые также подаются и через элемент И 20. На один вход поступает сигнал запрета или разрешения работы счетчиков 18 и 19. На другой вход поступает тактовый сигнал.Сигнал с выхода каждого из реверсивных счетчиков 18 и 19 соответствует младшему разряду многоразрядного числа, отображающего сигнал компенсации Е подаваемого с соответствующего выхода блока 14 на соответствующий сумматор 15 или 16. На остальные разряды многоразрядного числа поступает сигнал логического нуля (для случая сложения чисел в сумматорах 15 и 16 в прямом коде). Цифровой приемник многопозиционных сигналов, содержащий последовательно соединенные полосовой фильтр и усилитель с автоматической регулировкой усиления, выход которого подключен к информационным входам первого и второго демодуляторов, опорные входы и выходы которых соединены соответственно с выходами блока выделения несущего колебания и с информационными входами первого и второго аналого-цифровых преобразователей, тактовые входы и выходы которых соединены соответственно с выходами блока выделения тактового колебания и с информационными входами цифрового адаппгинного корректора,первый и второй выходы которого соединены соответственно с первым и вторым входами решающего блока, от,гинаюи 4 ийся тем, что, с целью повышения помехоустойчивости путем компенсации статической оп:ибкн, введен блок управления выделением такта, первый вход и выход которого соединены соответственно с вторым выходом цифрового адаптивного корректора и с входом блока выделения тактового колебания, дополнительный выход которого подключен ко второму входу блока управления выделением такта, а цифровой адаптивный корректор содержит два сумматора, блок интеграторов, блок формирования сигналов управления, блок настройки и гармонический корректор, выходы которого подключены соответственно к первым входам первого и второго сумматоров, вторые входы и выходы которых соединены соответственно с выходами 2 О блока интеграторов, к первому входу которого подключен выход блока настройки, и с вторыми входами 6 чока формирования сигналов управления, выходы которого подключены к вторым входам блока интеграторов и к управляющим входам гармонического корректора, сигнальные входы которого являются информационными входами цифрового адаптивного корректора, первым и вторым выходами которого являются соответственно выходы первого и второго сумматоров.
СмотретьЗаявка
4158878, 10.12.1986
ПРЕДПРИЯТИЕ ПЯ Р-6609
ИЗРАИЛЬСОН ЛЕОНИД ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H04L 27/22
Метки: многопозиционных, приемник, сигналов, цифровой
Опубликовано: 15.08.1988
Код ссылки
<a href="https://patents.su/3-1417208-cifrovojj-priemnik-mnogopozicionnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой приемник многопозиционных сигналов</a>
Предыдущий патент: Демодулятор частотно-манипулированных сигналов
Следующий патент: Устройство для автоматического установления соединений
Случайный патент: Чугун