Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках

Номер патента: 1411821

Авторы: Науман, Нефедов, Шумкина

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНРЕСПУБЛИК 4 а 11 с 7(0 ПИСАНИЕ ИЗОБРЕТЕНИЯ ЛЬСТВ Н АВТОРС н Цифроять 95,ри ЯДНЫХСТВА ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) КОММУТАТОР АДРЕСНО-РАЗТОКОВ ДЛЯ ЗАПОМИНА 10 ЩЕГО УСТНА ФЕРРИТОВЫХ СЕРДЕЧНИКАХ(57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах наферритовых сердечниках системы 2, 5 Д.Цель изобретения - упрощение коммутатора адресно-разрядных токов и снижение его потребляемой мощности - достигается последовательным соединением с помощью предложенного коммутатора шин выборки во всех к разрядахзапоминающего устройства. Причем втех разрядах, где осуществляется запись 0 и ток записи должен отсутствовать, создается обходной путь спомощью дополнительной шины выборки,ключа и диода 1 ил,Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах наферритовых сердечниках системы 2,5 Д.Цель изобретения - упрощение коммутатора адресно-разрядных токов иснижение его потребляемой мощности.На чертеже приведена схема устройства. 10Коммутатор адресно-разрядных токов содержит шины 1 выборки в К разрядах запоминающего устройства, дополнительные шины 2 выборки, ключи3 записи, ключи 4 считывания, развязывающие элементы 5 на диодах дополЭнительные ключи б, а также токозадающие элементы 7 и 8 (соответствен"но для токов записи и считывания).Устройство работает следующим 20образом.В режиме считывания коммутатор адресно-разрядных токов обеспечиваетпрохождение тока считывания от токозадающего элемента 7 через выбраннуюшину выборки в каждом из К разрядовзапоминающего устройства, Для этогозамыкают по одному ключу 4 считывания в первом и последнем разряде.Темсамым образуется путь для прохождения тока считывания через одну изпоследовательно соединенных шин выборки в каждом разряде запоминающегоустройства, В режиме записи ток оттокозадающего элемента б должен бытьпропущен через выбранную шину 1 только в тех разрядах, в которых должнабыть записана "1". Поэтому в шинах1 выборки разрядов, где должен бытьзаписан "О" и ток записи должен отсутствовать, замыкают дополнительныйключ 6, создавая току записи обход.ной путь через дополнительную шину2 выборки. Одновременно замыкаютсяпо одному ключу 3 записи в тех разря дах, где должна быть записана "1",Тем самым ток записи протекает через выбранную шину 1 выборки в разрядах, где осущес твляе тс я запись 1и через шину 2 выборки в разрядах ,где осуществляется запись ОТаким образом , в отличие о т и звес тного коммутатора адресноразрядныхтоков , число которых в запоминающемустройстве равно числу ра зр ядов К ,прецложенный коммутатор по зволяе тобойтись одним таким коммутатором .При э том аппаратурные затраты в так ом коммутаторе меньше, чем в К и звестных коммутаторах, и ток потребления меньше в К раз. формула изобретенияКоммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках, содержащий в каждом разряде развязывающие элементы на диодах, аноды первых и като - ды вторых диодов подключены попарно к одним выводам шин выборки, другие выводы которых соединены с катодами третьих диодов, катоды первых диодов подключены к входам соответст" вующих первых ключей записи, выходы которых в последнем разряде соединены с шиной нулевого потенциала коммутатора, аноды вторых диодов в последнем разряде подключены к выходам соответствующих первых ключей считывания, входы которых подключены к выходу второго токозадающего элемента, в первом разряде другие выводы шин выборки соединены с анодами четвертых диодов, катоды которых соединены с входами соответствующих вторых ключей считывания, выходы которых подключены к шине нулевого потенциала коммутатора аноды третьих диодов соединены с выходами соответствующих вторых ключей записи, входы которых подключены к выходу первого токозадающего элемента, о т л и - .ч а ю щ и й с я тем, что, с целью упрощения коммутатора и снижения его ., потребляемой мощности, в него введены в каждый разряд по одной дополнительной шине выборки, по одному дополнительному ключу и развязывающие элементы на пятых диодах, аноды которых в нечетных разрядах соединены с одним выводом дополнительной шины выборки, другой вывод которой подключен к выходу дополнительного ключа, вход которого подключен к выходам первых. ключей записи предыдущего разряда, а в первом разряде к выходу первого токозадающего элемента, в четных разрядах аноды пятых диодов соединены с выходами соответствующих первых ключей записи предыдущего разряда, катоды - с одним выводом дополнительной шины выборки, другой вывод которой соединен с дополнительным ключом, выход которого соединен с выходами первых ключей записи данного разряда, катоды пятых диодов нечетных разрядов соединены) йраг одписное ираж 5 аз Збб 5 ВНИИПИ Проектная,жгоро с катодами соответствующих первыхдиодов данного разряда, аноды вторых диодов всех разрядов, кроме посПроизв.-полигр. пр-тие леднего, соединены с катодами соответствующих третьих диодов последующего разряда.

Смотреть

Заявка

4082915, 11.05.1986

ПРЕДПРИЯТИЕ ПЯ Р-6380

НЕФЕДОВ ГЕННАДИЙ ИВАНОВИЧ, НАУМАН ТАТЬЯНА СТЕПАНОВНА, ШУМКИНА ТАТЬЯНА СЕРГЕЕВНА

МПК / Метки

МПК: G11C 7/00, G11C 7/10

Метки: адресно-разрядных, запоминающего, коммутатор, сердечниках, токов, устройства, ферритовых

Опубликовано: 23.07.1988

Код ссылки

<a href="https://patents.su/3-1411821-kommutator-adresno-razryadnykh-tokov-dlya-zapominayushhego-ustrojjstva-na-ferritovykh-serdechnikakh.html" target="_blank" rel="follow" title="База патентов СССР">Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках</a>

Похожие патенты