Фазовый дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1376229
Автор: Гаришин
Текст
союз соаетснихСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 30130 БРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕХЪСТВ и ряж ие ии ма Вход сигиа гн Фи ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИ(57) Изобретение относится ктехнике и может йспользоватьсизмерения разности фаз двух нний. Цель изобретения - повышбыстродействия и уменьшение энечувствительности при измере лых фазовых рассогласований. Устр-восодержит два формирователя ( Ф ) 1 и2 импульсов, два 0-триггера 3 и 4,два элемента И-НЕ 5 и 6, сумматор7, Для обеспечения цели вход Ф 1 со"единен с вторым входом элемента ИНЕ 5 и с входом синхронизации 0-триггера 4. Вход Ф 2 соединен с вторымвходом элемента И-НЕ 6 и с входомсинхронизации 0"триггера 3, причемвыходы Ф 1 и Ф 2 подключены к информационным входам 0-триггеров 3и 4 соответственно. Ф 1 и Ф 2 выполнены на инверторах. 2 ил.Изобретение относится к радиотехнике и может использоваться для измерения разности фаз двух напряжений,Цель изобретения - повьппение быстродействия и уменьшение зоны нечувствительности при измерении малых фазовых рассогласований,На фиг.1 приведена структурнаяэлектрическая схема предлагаемогофазового дискриминатора; на фиг.2диаграммы, поясняющие работу дискриминатора.Фазовый дискриминатор содержитпервый 1 и второй 2 формирователиимпульсов, первый 5 и второй 4 0-триггеры, первый 5 и второй 6 элементыИ-НЕ и сумматор 7.Фазовый дискриминатор работаетследующим образом.Предположим, что входной сигнал(фиг.2 а) опережает по фазе опорный(фиг.2 б). В этом случае на информационный вход второго 0-триггера 4 сформирователя 2 импульсов поступает опорный сигнал с уровнем логической "1". Передний фронт входного сигнала, поступающий на вход синхронизации второго 0-триггера 4, устанавливает на его прямом выходе уровень1логической "1". По переднему фронтуопорного сигнала на выходе элемента И-НЕ 6 ( фиг,2 в ) формируется импульс с уровнем логического "О",передний фронт которого устанавлива"ет на выходе второго 0-триггера 4уровень логического "О". Следовательно, длительность импульса на выходевторого Э-триггера 4 ( фиг.2 г ) пропорциональна фазовому сдвигу междувходным иопорным сигналами.Уровень напряжения на выходе первого 0-триггера 3 соответствует уровню логического "О", так как в моментпоступления на вход синхронизацииР-триггера 3 переднего фронта опорного сигнал:а на его информационныйвход с формирователя. 1 импульсовпоступает сигнал с уровнем логического "О". Если входной сигнал(фиг.2 о) остает по фазе от опорногосигнала (фиг.2 е), то на выходе первого Р-триггера 3 формируется импульс (фиг.2 з), длительность которого также пропорциональна фазовому сдвигу между входным и опорнымсигналами. Запуск и сброс Р-триггера 53 производится аоответственно передним фронтом опорного сигнала и передним фронтом импульса с элемента ИНЕ 5 ( фиг.2 ж),Уровень напряжения на выходе второго Р-триггера 4 соответствует уровню логического "О", так как в моментпоступления на вход синхронизации0-триггера 4 переднего фронта входного сигйала на его информационный .вход с формирователя 2 импульсов пос"тупает опорный сигнал с уровнем логического "О",Напряжение на выходе сумматора.7пропорционально длительности им пульсов, поступающих на его входы свыходов обоих П-триггеров 3 и 4, аполярность напряжения зависит отзнака фазового рассогласования междувходным и опорным сигналами.25 Формула изобретения Фазовый дискриминатор, содержащийпервый и второй формирователи импульсов, входы которых являются входами 30 фазового дискриминатора, первый ивторой Э-триггеры, прямые выходы которых подключены к первым входам первого и второго элементов И-НЕ и первому и второму .входам сумматора соответственно, выходы первого и второго элементов И-НЕ подключены к входамсброса первого и второго 0-триггеровсоответственно, о т л и ч а ю щ и йс я тем, что, с целью повьппения 40 быстродействия и уменьшения зонынечувствительности при измерении ма-.лых фазовых рассогласований, входпервого формирователя импульсов соединен с,вторым входом первого эле мента И-НЕ и с входом синхронизациивторого В-триггера, а вход второгоформирователя импульсов соединен свторым входом второго элемента И-НЕи с входом. синхронизации первогоВ-триггера, причем выходы первого ивторого формирователей импульсовподключены к информационным входампервого и второго 0-триггеров соответственно, при этом формирователиимпульсов выполнены на инверторах.1376229Составитель А.МеньшиковаРедактор О.Головач Техред Л.Олийнык Корректор М. МаксимишинецЗаказ 797/55 Враж 928 Подписное .ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий.113035, Москва, Ж, Раушская наб., д.4/5Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4 .
СмотретьЗаявка
3727015, 12.04.1984
ПРЕДПРИЯТИЕ ПЯ А-3759
ГАРИШИН АНАТОЛИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H03D 13/00
Метки: дискриминатор, фазовый
Опубликовано: 23.02.1988
Код ссылки
<a href="https://patents.su/3-1376229-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Фазовый дискриминатор</a>
Предыдущий патент: Преобразователь частоты
Следующий патент: Транзисторный усилитель мощности
Случайный патент: 235741