Логарифматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1298741
Автор: Филиппов
Текст
(50 4 С 06,Р 7 556 ЩЦНД ЕНИЯ реобр техни мы. Ц ышение и назначено дл венных чисел целочретендейстства сленные лога ческий ляется по второройсткоторНОЕ ИЗП шение тигае осто одов и их связей. и СУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕВАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБ АВТОРСКОМУ СВИДЕТЕВЬ(46) 23.03.87. Бюл. Р 11 (71) Фрунзенский политехни институт(56) Авторское свидетельство СССР В 1030800, кл. С 06 Р 7/556, 1982.Авторское свидетельство СССР У 860067, кл, С 06 Р 7/556, 1979. (54) ЛОГАРИФМАТОР(57) Изобретение относится к вычислительной и измерительной технике азования ческиеелью изоб- быстротав устрой- первое и акнцие устдиодов, на ты ИОНТАЖ- аторе повыйства досвторогоустройства,вия устроиства. В со входят дешифратор 1, е постоянные запомни ва 2 и 3, группы 4-6 к реализованы элемеВ данном логариф быстродействия устр тся за счет введения янного запоминающегоИзобретение относится к вычислительной и измерительной технике и предназначено для преобразования вещественных чисел в технические целочисленные логарифмы. 5Цель изобретения - повышение быстродействия устройства.На чертеже показан логарифматор.Устройство содержит дешифратор 1, первое и второе постоянные запоминающие устройства 2 и 3 (ПЗУ). Диоды 4, 5 и 6 образую вторую, первую и третью группы элементов ИИИ соответственно, диоды 7 и 8 образуют первый и второй элементы ИИИ соответственно, 15Выходы дешифратора 1 сгруппированы в зависимости от основания требуемых технических целочисленных логарифмов: иногда в группе бывает несколько выходных шин дешифратора 1, иногда - 20 только одна, а иногда и ни одной. Обобщенные шины групп расходятся на две ветви, одни из которых через горизонтальные диоды соединены со входами первого постоянного запоминаю 1щего устройства 2, а вторые, в свою очередь, через вертикальные диоды объединяются и снова расходятся на две ветви диодами. Одни из них, а1 именно одноименные по модулю, соеди- д нены через горизонтальные диоды с одноименными входами второго запоминающего устройства 3, а вторые всех отрицательных групп соединены с отрица тельным сигнальным выходом - л з- , 35 гарифматор а, выдающим отрицательныйз иак порядка, а положительных групп, также через диоды . соединены с положит ельным сигнальным выходом+ " логарифматор а, выдающим положительный ,О знак . порядка , Постоянное э апоминающее1устроиство 2 выдает код первого целого числа логафрима -, а постоянное запоминающее устройство 3 - второе целое число Р. При этом п - количест во входов ПЗУ 2; а - основание системы счисления, в которой записывается логарифмируемое вещественное число г; о - максимальное число разрядов дробной части г. 50Обобщенные шины дешифратора 1 компонуиггся в группы из шин следующим образом, Нулевая группа представлена тремя шинами: первой, обозначенной "О", промежуточнойи обозначенной как и. Они через горизонтальные диоды соединены с одноименными входами ПЗУ 2. Вторая группа шин обозначена соответственно пп+12 п. Затем после пропуска очередных групппоказана последняя р-я группа иэ пшин, обозначенных соответственно какр,р .(р+1)п. Эти ненулевые группы шин Формируют положительные порядки, Ниже нулевой группышин расположены группы отрицательныхпорядков. Непосредственно идущая занулевой обозначена как -1.-д,-(и). Затем виже, после пропуска, представлена р-я (последняя)группа, шины которой обозначены какв (р)п, ;,-(р)п-а, , -рп.Технические целочисленные логарифмы - это логарифмы, получаемые с выхода равноточных аналого-цифровыхпреобразователей, работающих с квантованием по геометрической прогрессии(АЦПгп), Это видно из логарифмирования по основанию, равному знаменателюгеометрической прсгрессии С: 1 оа. г С,где, -2, -1, О, +1, +2номер члена геометрической прогрессии; гд - масштабный коэффициент значений членов геометрической прогрессии,Технические целочисленные логарифмы вытекают из условияга+ п(р) г,С (- (Р),р- -С =а-,гСОгде г - значение члена геометрической прогрессии гСф в коде обычной аддитивной системы счисления с основанием, равным а; п - целое число; фР-2, -1,О+1, +2, целое число, указывающее положение запятойв последовательности цифр, которыми кодируются г . При этом, если Р О, то запятая смещается вправо относительно положения, имеющего место при Р = О, а при Р (О - влево.Иогарифматор работает следующим образом..Иогарифмируемое вещественное число г представленное в двоичной системе счисления, умножается на аи как целое число подается на вход дешифратора 1. На его выходе возбуждается одна шина, например, помеченная жирно, Сигнал попадает в обобщенную шину и+1, разветвляется на два сигнала. Один проходящий черезгоризонтальный диод, поступает в 1 -й вход первого постоянного запоминающего устройства 2, а второй, пройдячерез вертикальный диод, вновь разветвляется на два сигнала, один из ко12987 Формула изобретения25 Логарифматор, содержащий дешифратор и первое постоянное запоминающее устройство, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия устройства, в него введены второе запоминающее устройство, два Составитель А, ШуляповРедактор Н. Егорова Техред М.Ходанич Корректор А. Зимокосов Заказ 890/51 Тираж б 73ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д, 4/5 Подписное Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 торых через горизонтальный диод подается на 1-й вход второго постоянногозапоминающего устройства 3, а другойчерез вертикальный диод подается навыход, помеченный "+", наличие сигнала в котором означает, что выдаваемыйПЗУ 3 знак порядка Р - положительный.С выхода первого постоянного запоминающего устройства 2 выдается двоичный код целого числаискомого ло- Югарифма (аналога мантиссы обычныхнепрерывных логарифмов)С выходавторого постоянного запоминающегоустройства 3 вьдается код порядка Р,также в виде целого числа. Оба пестоянных запоминающих устройства предварительно программируются на выдачусоответствующего целого числа. Первое ПЗУ 2 вьдает номер группы 1 , авторое ПЗУ 3 настраивается, исходя 20из номера группы и значения о множителя ас 1 при г,41 4элемента ИЛИ и три группы элементов ИЛИ, выходы дешифратора подключены к .соответствующим входам элементов ИЛИ первой и второй групп, выходы которых подключены к адресным входам первого постоянного запоминающего устройства, выход которого является выходом кода мантиссы логарифматора, выходы 1-х и 1-х элементов ИЛИ второй группы (д=1, ,Р; 1=Р+2.2 Р+1, где Р - целое число, указывающее порядок) подключены к первому и второму входам д-го элемента ИЛИ третьей группы, выход которого подключен к д+1-му разряду адресного входа второго постоянного запоминающего устройства, первый разряд адресного входа и выход которого соединен с выходом Р+1-го элемента ИЛИ второй группы и с выходом кода порядка логарифматора соответственно, выходы -х элементов ИЛИ второй группы подключены к соответствующим входам первого элемента ИЛИ, выход которого является выходом признака положительного знака порядка логарифма- тора, выходы 1-х элементов ИЛИ второй группы подключены к соответствующим входам второго элемента ИЛИ, выход которого является выходом приз-, нака отрицательного знака порядка логарифматора.
СмотретьЗаявка
3867255, 12.03.1985
ФРУНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ФИЛИППОВ НИКОЛАЙ АНДРИАНОВИЧ
МПК / Метки
МПК: G06F 7/556
Метки: логарифматор
Опубликовано: 23.03.1987
Код ссылки
<a href="https://patents.su/3-1298741-logarifmator.html" target="_blank" rel="follow" title="База патентов СССР">Логарифматор</a>
Предыдущий патент: Устройство для вычисления элементарных функций
Следующий патент: Генератор случайного процесса
Случайный патент: Устройство для обрезки свесов облицовочного материала