ZIP архив

Текст

ОЮЗ СОВЕТСНИХ ЦИАЛИСТИЧЕСНИХСПУБЛИН 1)4 С 06 С 7 ССРРЫТИИ НИЕ ИЗОБРЕТЕН СВИДЕТЕЛЬСТ ВТОРСК вания и расширение функциональныхвозможностей за счет обеспечения управления величиной зоны нечувствительности, Интегратор содержит дифференциальный операционный усилитель 1,управляемый источник тока, образованный источниками 9 и 1 О напряжения ипреобразователями 7 и 8 напряжения вток, и блок интегрирования, образованный накопительным конденсатором 11 иповторителем 12 напряжения. Интегратор позволяет обеспечить равенствокоэффициента интегрирования для различных полярностей входного напряжения за счет использования для компенсации зоны нечувствительности двухпо-лярного управляемого источника тоха,. Ечто также позволяет, изменяя тольковеличину резистора, включенного междубазами и эмиттерами первого и второготранзисторов, йзменять величину зонынечувствительности интегратора как 3в сторону увеличения, так и в сторонууменьшения, это, в свою очередь, приводит к повышению точности интегрирования и расширению функциональныхвозможностей интегратора. 1 ил. ьная эл начено для ой операции . двух аналогозобретения явти интегриро- я ГОСУДАРСТВЕННЫЙ НОМИТЕ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И О(56) Гутников В.С. Интегралектроника в измерительных устройствах.Л.: Энергия, 1980, с. 133Авторское свидетельство СССРУ 623216, кл. С Об С 7/18, 1977.Калмыков И.В, и др. Транзисторный интегратор для адаптивных системуправления, Сборник: Проблемы авиационной и космической кибернетики./Под ред. Б.Н.Петрова. Информационныематериалы 6 (53), изд. АН СССР, 1972,с, 133, рис. 2.(57) Изобретение преднвыполнения математичесинтегрирования разноствых напряжений. Цельюляется повышение точно 1287195 А 1871952 5 1 О 12Изобретение.,относится к автоматике и вычислительной технике.Цель изобретения - повышение точности интегрирования и расширение Функциональных возможностей .путем обеспечения управления величиной зоны нечувствительности.. На чертеже приведена Функциональ,ная схема предлагаемого интегратора.Интегратор содержит диФФеренциальный операционный усилитель 1, масштабные резисторы 2-6, преобразователи напряжения в ток, выполненные на биполярных транзисторах 7 и 8, источники 9 и 10 постоянного напряжения, накопительный конденсатор 11, повторитель 12 напряжения.Выход диФФеренциального операционного усилителя 1 через масштабные резисторы 2 и 3 соединен соответственно с инвертирующим и неинвертирующим входами усилителя 1. Инвертирующий вход усилителя 1 через масштабйый резистор 4 соединен с первым инФормационным входом интегратора, неинвертирующий вход усилителя 1 через масштабный резистор 5 соединен с вторым инФормационным входом интегратора, а через масштабный резистор 6 - с шиной нулевого потенциала. Змиттеры транзисторов 7 и 8 соединены с неинвертирующим входом диФ- ференциального операционного усилителя, базы - с шиной нулевого потенциала, а коллекторы соединены с первыми выводамиисточников 9 и 10, вторые выводы которых подключены к од.ному из выввдов накопительного конденсатора 11 и входу повторителя 12 напряжения. Второй вывод накопительного конденсатора 11 соединен с шиной нулевого потенциала.Интегратор работает следукппим образом. Входные сигналы через резисторы 4 ,и 5 поступают на инвертирующий и неинвертирующий .входы усилителя 1, охваченного через резисторы 2 и 3 соответственно отрицательной и положительной обратными связями. В этом случае между неинвертирующим входом усилителя 1 и шиной нулевого потенциала через база-эмиттернйй переход транзистора 7 (или 8) и резистор 6 протекает ток, величина и направление которого определяются величиной и знаком разности входных напряжений.Ток, протекающий по база-эмиттернойцепи транзистора 7 (или 8), вызываетсоответствующий ток в коллекторнойцепи транзисторов, который заряжаетнакопительный конденсатор 11 до напряжения соответствующей полярности,величина которого ограничена напряжением источников 9 и 10. Напряжениес конденсатора 11 через повторитель12 напряжения поступает на выход интегратора. Повьппение точности интегрирования достигнуто путем введения усилителя 1 и резисторов 2-6, соответствующим выбором которых достигается заданная величина зоны нечувствительности интегратора и равенство коэФФициентов интегрирования для положительных и отрицательных входных сигналов. Ф о р м у л а и з о б р е т е н и я 25Интегратор, содержащий накопительный конденсатор, повторитель напряжения, выход которого является выходом интегратора, первый и второй преобразователи напряжения в ток, выполненные на первом и втором биполярных транзисторах, базы которых соединены с первым выводом накопительногоконденсатора и подключены к шине нулевого потенциала, два последовательЗ 5 но соединенных источника постоянногонапряжения, общий вывод которых под. ключен к второму выводу накопительного конденсатора и входу повторителянапряжения, а другие выводы соединеныс коллекторами соответственно первогои второго биполярных транзисторов,о т л и ч а ю щ и й с я тем, что, сцелью повьппения точности интегрирования и расширения Функциональных воз можностей эа счет обеспечения управления величиной зоны нечувствительности, в него введены диФФеренциальныйоперационный усилитель и пять мас -штабных резисторов, причем первые вы воды первого и второго масштабных резисторов являются соответственно первым и вторым инФормационными входамиинтегратора, вторые их выводы подключены соответственно к инвертирующему 55 й неинвертируюцему входам диФФеренциального операционного усилителя, исоответственно через третйй и четвертый масштабные резисторы к его выхоКорректор. М.Демчик Редактор С.Лисина Заказ 7720/54 Тираж 670 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Подписное Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 3 1287195 4ду, эмиттеры первого и второго бипо- операционного усилителя и через пятый лярных транзисторов соединены с неин- масштабный резистор - с шиной нулевовертирующим входом дифференциального го потенциала.

Смотреть

Заявка

3955180, 17.09.1985

ПРЕДПРИЯТИЕ ПЯ А-3808, МОСКОВСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. СЕРГО ОРДЖОНИКИДЗЕ

КИСИН ЕВГЕНИЙ НИКОЛАЕВИЧ, МИХАЙЛОВ ВЛАДИМИР ИВАНОВИЧ, ПОХВАЛЕНСКИЙ ВЛАДИМИР ЛЕОНИДОВИЧ, ШВЕЦОВ ПЕТР ЕВГЕНЬЕВИЧ

МПК / Метки

МПК: G06G 7/18

Метки: интегратор

Опубликовано: 30.01.1987

Код ссылки

<a href="https://patents.su/3-1287195-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор</a>

Похожие патенты