Интегратор с переменными пределами интегрирования

Номер патента: 407336

Автор: Петухов

ZIP архив

Текст

чг,. ОПИСАНИВ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУСоюз Советских Социалистических РеслубликЗависимо т авт. свидетельствааявлепо 26,1 У.9721778007/18-24 6 06 д 7,/1 исосдинением заявкиГооударственнын кометеСовета йнннотров СССРоо делам наоореен":н открПрпорите.34.22 (088.8) 7.197 ид Ог,бликования Оп 1 сд 111 Автор зобретения В. Петухо За ящггель НТЕГРАТОР С ПЕРЕМЕННЫМИ ПРЕДЕЛАМИ ИНТЕГРИРОВАНИЯВЬ. Изобретение относится к области аналоговой вычислительнои техники и мокст быть использовано для определения среднеинтегрального значения аналогового сигналя в заданных пределах усреднения.Известные интеграторы с управляемыои пределами интегрирования, содержащие схему совпадения, интегратор, дополнительный интегратор и анало Овыи делитель сигналОВ, сложны и не обеспечивают требуемой точности работы.Целью изобретения является упрощение устройства и повышение точности его работь.Указанная цель достигается тем, что в иитегрируОщую цепь устройства, состоящую из резистора и конденсатора, введен электронный ключ, управляемый сигналом, задающим пределы интегрирования, и к интегрирующей,цепи подключен импульсный пиковьш детектор, формирующий выходной сигнал.На 11 ертежс изооряжена схема предлагаемого интегратора.Оня содержит схему совпадения 1, интегрирующую цепь из резистора 2, конденсатора 3 и ключа на транзисторе 4, эмиттерный повторитель 5, резистор б и пиковый детектор, состоящий из диода 7, резистора 8 и конденсатора 9.Входной электрический сигнал постпает ня схему совпадения 1, управляемую сгналом,. здддющим пределы интегрирования. Селектирогаиньш сигнал с выхода схемы совпадения поступает ид интегрирующую цепь, состоящую из иоследовдтельно соединенных резистора 2, д конденсатора 3 и ключевого транзистора 4, переключаемого управляющим сигналом, задаю.щим пределы усреднения, В моменты прохождения входного сигнала через схему совпадения интегрирующая цепь замыкается, так как 1 О транзистор 4 насыщается управляющим сигналом. При Отсутствг сигнала пя входе пнтегрируОшс пепи транзистор 4 запирается управляющим сигналом и размыкает интегрирующую цепь. В результате на конденсаторе 3 по окончании переходного процесса формируется напряжение, равное срсднеинтегральному зидчсщпо входного сигналя в заданных пределах усреднения. При насыщении транзистора 4 мгновенное значение сигнала на входе эмит терного повторителя равно напряжению наконденсаторе 3, д при запирании транзистора оно стаиовцтся равным нулю. Импульсный пиковый детектор, состоящий пз диода 7, резистора 8 и копденсатора 9, формирует выходной 25 сигнал постоянного тока, равный амплитудеимпульсов на входе эмиттерного повторителя.Предмет изобретенияИнтегратор с переменными пределами интегрирования,-содержащий схему совпадения,407336 Составите Техред Т ыко Корректор Е. Мирон актор Б, Нанкина иронова ПОд 1 ИС 1166 Зака: 993ЦЦИ Изд. М 1088 И Государственого ком ио делам изобрете Мосжва, Ж Ж, Ра,уирастров ССС тии. КосТ)оыскогд 5 араб 6111 Т Ив;1 тельств, 110111 г",)лфии и кижиОЙ торГОВл ход которой через резлстор соединен с;нтегрирующим конденсатором и входом повторителя, отличающийся тем, что, с целью упрощения и повышения точности работы, оп содержит транзисторный ключ и пиковый детектор,причем транзисторный ключ соединен последовательно с интегрирующим конденсатором, а пиковый детектор подключен к выходу повторителя,о Т 11 рак 647 тета Совета Ми ий и открытийи наб., д, 4/5

Смотреть

Заявка

1778007

Б. В. Петухов

МПК / Метки

МПК: G06G 7/184

Метки: интегратор, интегрирования, переменными, пределами

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-407336-integrator-s-peremennymi-predelami-integrirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор с переменными пределами интегрирования</a>

Похожие патенты