Устройство для контроля дешифратора

Номер патента: 1211732

Авторы: Гоцаков, Чечин

ZIP архив

Текст

(504 С 06 Г 11 1 О ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМ ЕТЕПЬСТВУ лирующего дешифрато .первой группой вход ка элементов И и вт входов первого элем которого соединен с а соединен с в второго блорой группой нта И, выходпервой группой ов ИЛИ и групента ИЛИ,его дешифой входов входов бло пой входов группа вых а элеме третьег дов дуб инена с элемент элем Рующ рупп ИЛИ,ратора с четверто од к госудАРственный комитет сссРпО делАм иЗОБРетений и ОтнРытий(56 Авторское свидетельство СССР У 386387, кл.0611/00, 1973,Авторское свидетельство СССР М 811262, кл, С 06 Г 11/00,1981, (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА, содержащее дублирующий дешифратор, первый и второй блоки элементов И, блок элементов ИЛИ и блок койтроля,. содержащий четыре элемента ИЛИ, элемент И и элемент ИСКЛ 10 ЧАЮЩЕЕ ИЛИ-НЕ, причем группа входов контролируемого дешифратора соединена с группой входов первого блока элементов И, с группой входов первого элемента ИЛИ и с группой входов элемента ИСКЛ 10 ЧАЮЩЕЕ ИЛИ-НЕ, выход которого соединен с первым входом второго элемента ИЛИ блока контроля, выход которого является выходом неисправности устройства, выход дуб,801211732 А торого соединен с первым входомэлемента И, выход которого соединен.с второй группой входов второгоблока элементов И, группа выходовкоторого соединена с второй группой входов блокаэлементов ИЛИ,выход блока элементов ИЛИ являетсявыходом результата устройства, о т-л и ч а ю щ е е с я тем, что, сцелью упрощения устройства, в блокконтроля введен элемент И-НЕ, выходы первого и третьего элементов ИЛИблока контроля соединены соответственно с первым и вторым входамиэлемента И-НЕ, выход которого соединен с вторыми входами, второгоэлемента ИЛИ и элемента И.1732 1 121Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных устройствах, системах автомати-зированного управления и контроля,повышенной надежности,Целью изобретения является упрощение устройства.На чертеже приведена функциональная схема предлагаемого устройства.Устройство для контроля дешифратора содержит блок 1 контроля,блок 2 элементов И, блок 3 элементов ИЛИ, блдк, 4 элементов Идубли рующий дешифратор 5, и информационный вход 6 устройства.Блок 1 контроля дешифратора со-держит элемент И-НЕ 7, элементыИЛИ 8 - 11, элемент И 12, элементИСКЛЮЧАИЩЕЕ ИЛИ-НЕ 13 и выход 14сигнала ошибки (сбоя).Вход 6 контролируемого дешнфратора подключен к первьм входам блока элементов И 2, к элементу ИЛИ 9и элементу ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13,Выходы дублирующего дешифратора 5подключены к вторым входам блокаэлементов И 2, первьм входам. блокаэлементов И 4 и к многовходовомуэлементу ИЛИ 11 блока контроля.Выходы блока элементов И 2 подключены к первым входам блока элементов ИЛИ 3 и многовходовому элементу ИЛИ 8 блока контроля а выходы второго блока элементов И 4 - квторым входам блока элементов ИЛИ 3,а его выходы являются выходом устройства.В блоке 1 контроля входы элемента И-НЕ 7 соединены с выходамиэлементов ИЛИ 8 и 9, а выход элемента И-НЕ 7 соединен с первымивходами элемента ИЛИ 1 О и элемента И 12. Выход элемента ИЛИ 11 соединен с вторьм входом элемента И 12,выход которого соединен с вторымивходами блока элементов И 4. Выходэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13 соединен с вторым входом элемента ИЛИ 10,выход 14 которого является выходом.о сбое устройства. В общем случаек отказам дешифраторов можно отнести следующее: 1. Возбуждается одна,но не требуемая выходная шина, 2.не возбуждается ни одна выходная шина, 3, вместе с требуемой выходнойшиной возбуждается одна или несколько нетребуемых,О 5 20 25 30 35 40 45 50 55 2Устройство выявляет все эти отказы в контролируемом дешифраторе, атакже производит коррекцию его работы при всех видах отказов, Вероятность правильной коррекции для случаеви 2 равна 0,5. Кроме того,предлагаемое устройство сигнализирует о неправильной работе дублирующего дешифратора для случаев 1 и 2.Устройство работает следующимобразом,При отсутствии отказов в контролируемом и дублирующем дешифраторахвозбуждаются одни и те же требуемыешины, сигналы с которых попарно совпадают в блоке 3 элементов ИЛИ, свыхода которого сигнал с требуемойшины контролируемого дешифраторапоступает на вход блока 3 элементов ИЛИ. В этом случае сигнал логической "1" поступает через элементИЛИ 8 на первый вход элемента И-НЕ 7На входе элемента И-НЕ 7 присутствует логический "О", который черезпервый вход элемента ИЛИ 10 проходит,на вход 14, сигнализируя о правильной работе устройства. При возбуждении одной, но не требуемой выходной шины контролируемого дешифратора (случай 1) на входе блока 2 эле-.ментов И сигналы отсутствуют. Тогдав блоке 1 контроля через элементИЛ 8 на первый вход элемента И-НЕ 7поступает логический "О", .а на выходеэлемента - логическая "1"., которая,пройдя через элемент ИЛИ 1 О, присут-.ствует на выходе 14, сигнализируяо сбое (отказе) . Одновременно с выхода элемента И-НЕ 7 логическая "1"поступает на второй вход элемента И12 и открывает его, так как на егопервый вход поступает логическая "1"от дублирующего дешифратора черезэлемент ИЛИ 11. Тогда логическая "1"с выхода элемента И 12 открываетблок 4 элементов И, на выходе которого появляется скорректированныйрезультат дешифрации, поступающийчерез блок элементов ИЛИ на информационный выход устройства.Если имеют место отказш контролируемого дешифратора, проявляющиеся в том, что на его выходах не возбуждается ни одна из требуемых шин(случай 2 ), то на входе элементаИЛИ 9 присутствует нуль, поступающий на второй вход элемента И-НЕ 7,на выходе которого - логическая "1",проходящая на выход 14, фиксируя появЗаказ 641/53 Тираж 673 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д,4/5филиал ППП "Патент", г.ужгород, ул.Провктная,4 3 12117 ление отказа (сбоя) в контролируемом дешифраторе, Аналогично рассмотренно му, логическая "1", пройдя через эле. мент И 12, открывает блок 4 элементов И, который снова осуществляет 5 коррекцию результата дешифрации,поступающего на выход устройства через блок 3 элементов ИЛИ.В случае отказов контролируемого дешифратора, приводящих к возбуж ,цению требуемой и нетребуемой шин на его выходах (случай 3 ), сигнал логической "1" с выхода элементаИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13 через элемент ИЛИ 10 поступает на выход 14 15 блока контроля, фиксируя неисправную работу контролируемого дешифратора.Сигналы с выходов контролируемого и дублируемого дешифраторов попарно совпадают на входах блока 2 эле ментов И, с выхода которого скорректированный результат дешифрации проходит на выход блока 3 элементов ИЛИ. При отказах дублирующего дешифратора в случаях 1 и 2) на выходе блока 2 элементов И присутствуют логические "0", которые поступают на вход элемента ИЛИ 8, логический "0" с выхода элемента ИЛИ 8 инвертируется элементом И-НЕ 7 и логическая "1" поступает на выход 14 блока 1 контроля, сигнализируя об отказе дублирующего дешифратора.В случае возбуждения требуемой и нетребуемой шин дублирующего дешифратора (случай 3) в блоке 2 элементов И происходит логическое умножение сигналов с выходов обоих дешифраторов и коррекция результата дешифрирования дублирующего дешифратора, при этом сигнал об отказе не выдается. Для его получения необходимо выходы дублирующего дешифратора соединить с входами дополнительного элемента ИСКЛЮЧАК 1 ЕЕ ИЛИ-НЕ, а его выход - с входом эле" мента ИЛИ 10.

Смотреть

Заявка

3672546, 13.12.1983

ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ

ЧЕЧИН АНАТОЛИЙ АЛЕКСАНДРОВИЧ, ГОЦАКОВ МИХАИЛ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06F 11/10

Метки: дешифратора

Опубликовано: 15.02.1986

Код ссылки

<a href="https://patents.su/3-1211732-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>

Похожие патенты