Устройство для цифровой демодуляции сигналов с одной боковой полосой

Номер патента: 1171964

Автор: Акчурин

ZIP архив

Текст

(19) 1)4 Н 03 ОПИСАНИЕ ИЗОБРЕТЕНК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(21)36162 (22) 08. 07 (46) 07,08 (72) Э.А.А (71) Куйбьпп институт с (53) 621.3 (56) Френк 1975, йф 3,Авторск в 1095348, 83 85 Б эт чуриневский ектротехнически вязи76.24 (ОП.Чиффичо/30,ое свидкл. Н 0 88.8)и др. Бхдпа 1.раде 16-21.етельство СССР3 0 1/00, 18.06.82 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ(54)(57) УСТРОЙСТВО ДЛЯ ЦИФРОВОЙ ДЕМОДУЛЯЦИИ СИГНАЛОВ С ОДНОЙ БОКОВОЙ ПОЛОСОЙ, содержащее аналого-цифровой преобразователь, сигнальный вход которого является входом устройства, цифроаналоговый преобразователь, выход которого является выходом устройства, последовательно соединенные первый и второй элементы задержки и . тактовый генератор, вьмод которого соединен с входами синхронизации аиа- лого-цифрового и цифроаналогового преобразователей, первого и второго элементов задержки, о т л и ч а ющ е е с я тем, что, с цельр) повьппения помехоустойчивости по отношению к селективным замираниям несущей, в него введены цифровой вычитатель,первый и второй коммутаторы первыйи второй цифровые сумматоры и последовательно соединенные первый и второй делители частоты на два, при омвыход аналого-цифрового преобразователя соединен с первым входом цифрового вычитателя и первым входом первогокоммутатора, второй вход которого соединен с выходом цифрового вычитателя, выход первого коммутатора подключен к входу первого элемента задержки и к первому входу второго цифрового сумматора, второй вход которого подсоединен к выходу второго элемента задержки, первый и второй входыпервого цифрового сумматора объединены и подключены к выходу первого элемента задержки, выходы первого и второго цифровых сумматоров подсоединенысоответственно к первому и второмувходам второго коммутатора, выходкоторого соединен с входом цифроаналогового преобразователя, входы синхронизации первого и второго коммута"торов подключены соответственно к выходам второго и первого делителейчастоты на два, вход первого делителячастоты на два соединен с выходом тактового генератора, а второй вход цифрового вычитателя - с общей шиной.Изобретение относится к радиотехнике, в частности к технике связи, и может быть использовано в цифровьк радиоприемных устройствах.Цель изобретения - повышение помехоустойчивости по отношению к селективным замираниям несущей.На чертеже представлена структур-. ная электрическая схема предлагаемого устройства для цифровой демодуляции сигналов с одной боковой полосой.Устройство содержит аналого-цифровой преобразователь 1, цифроаналоговый преобразователь 2, последовательно соединенные первый 3 и второй 4 элементы задержки, тактовый генератор 5, цифровой вычитатель 6, первый 7 и второй 8 коммутаторы, первый 9 и второй 10 цифровые сумматоры, первый 11 и второй 12 делители частоты на два.Устройство работает следующим образом.Входной сигнал поступает на сигнальный вход аналого-цифрового преоб.-5 разователя 1, в котором подвергается дискретизации с периодом, равным нечетному числу четвертей периода несущей частоты. Последовательность выборок входного сигнала поступает 30 на первый вход цифрового вычитателя 6. Первый вход цифрового вычитателя 6 является входом вычитаемого. На второй вход цифрового вычитателя 6, т.е. на вход уменьшаемого, подается 350 константа, равная нулю, так как данный вход соединен с общей шиной. В результате на выходе цифрового вычитателя 6 получается последовательность выборок входного сигнала, как 40 на выходе аналого-цифрового преобразователя 1, но с измененными на противоположные знаками во всех позици,ях.Первый коммутатор 7 осуществляет 45 переключение на свой выход обоих последовательностей выборок входного сигнала с периодом в 4 такта; в те" чение двух тактов берется отсчет с одного входа, в течение двух следую щих - с другого. Такой режим работы коммутатора 7 обеспечивается подачей на его вход синхронизации импульсов с выхода второго делителя 12 частоты на два. Выходная последо вательность выборок первого коммутатора 7 задерживается двумя, последовательно соединенными элементами задержки 3 и 4. Каждый элемент задержки 3 и 4 вносит задержку на один такт, На выходе первого цифрового сумматора 9 получается последовательность выборок, аналогичная последовательности выборок на выходе первого элемента 3 задержки, но с удвоенными значениями. На выходе второго сумматора 10 формируется последовательность выборок, отсчеты в которой равны удвоенным значениям, интерполируемым по формулеХ(п) = - Х(п+1) + Х(п). (1)12 Выходы обоих цифровых сумматоров соединены с входами второго коммутатора 8, который осуществляет выборку на свой выход отсчетов с двух входов попеременно. На четных тактах он передает на свой выход сигнал с выхода одного цифрового сумматора, на нечетных - с выхода другого. Такой режим оаботы второго коммутатора 8 обеспечивается подачей на его вход синхронизации управляющих импульсов с выхода первого делителя.11 частоты на два.Выходная функция второго коммутатора 8 совпадает с модулирующим сигналом при любом такте, Выход второго коммутатора 8 соединен с входом цифроаналогового преобразователя 2. Наф выходе цифроаналогового преобразователя 2 получается модулирующий сиг" нал в аналоговой форме. Работа аналого-цифрового преобразователя 1, цифроаналогового преобразователя 2 и последовательно соединенных элементов 3 и 4 задержки происходит в темпе, задаваемом управляющими импульсами от тактового генератора 5. В состав аналого-цифрового преобразователя 1 входит устройство выборки и хранения и кодировщик. Кроме того, в зависимости от способа выполнения аналого-цифрового преобразователя в его состав может войти и более высокочастотный генератор, обеспечивающий функционирование преобразователя. В качестве цифро-аналогового преобразователя 2 может использоваться преобразователь, в котором для сглаживания выходной аналоговой функции используется прием аппроксимации линии, соединяющей два соседних отсчета ступенчатой функцией с большим числом ступеней. Для работы такого преобразователя осуществляется умножениеСоставитель В.Цветкктор А.Шандор Техред С.Мигунова орректор Л.Бескид 914/49 Тираж 872 ВНИИПИ Государственно по делам изобретени 113035, Москва, Ж, РЗака Подписнокомитета СССРи открытийушская наб., д.4/5 ал ППП "Патент", г.ужгород, ул.Проектная,з 11719 б 4 4 отсчетов входной функции преобразо- боковой полосой нечувствительно к вателя на функцию вида равнобедрен- селективным замираниям несущей. Оно ного треугольника со сторонами в виде может работать даже тогда, когда ступенчатой функции. Генерируется остатка несущей нет. Если же оста- эталонная функция внутри цифро-ана-ток несущей есть, то выходной сигнал логового преобразователя из сигнала устройства практически не зависит тактового генератора 5. После умно- от величины остатка несущей. От велижения отсчетов на эталонную функцию чины остатка несущей зависит лишь выходные функции соседних тактов уровень постоянной составляющей выскладываются. Может также быть исполь О ходного сигнала устройства, не созован и цифроаналоговый преобразова-держащей информации. Поэтому предлатель со сглаживающим фильтром. При гаемое устройство для цифровой демо- этом не потребуется управление этим пре-дуляции обладает повышенной пообраэователем оттактового генератора мехоустойчивостью по отношениюПредлагаемое устройство для циф к селективным замираниям несуровой демодуляции сигналов с одной щей.

Смотреть

Заявка

3616245, 08.07.1983

КУЙБЫШЕВСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ

АКЧУРИН ЭДУАРД АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03D 1/00

Метки: боковой, демодуляции, одной, полосой, сигналов, цифровой

Опубликовано: 07.08.1985

Код ссылки

<a href="https://patents.su/3-1171964-ustrojjstvo-dlya-cifrovojj-demodulyacii-signalov-s-odnojj-bokovojj-polosojj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для цифровой демодуляции сигналов с одной боковой полосой</a>

Похожие патенты