Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ЯО,1633 4 Ш б 1 С 9 0 ННЫЙ КОМИТЕТ СССРЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОСУДАРСО ДЕЛ ПИСАНИЕ ИЗОБРЕТЕНИ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ входами обращения которого являются первые входы триггеров, вторые входы триггеров подключены к выходам селекторов и входам записи регистров, выходы которых являются выходами устройства, входы опроса селекторов соединены с первыми входами счетчиков адреса считывания и выходами блока приоритетов, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены дополнительные селекторы и элемент ИЛИ, выход которого подключен к управляющему входу накопителя и входу счетчика адреса записи, а входы - к выходам дополнительных селекторов, соединенных также с первыми входами счетчиков слов, вторые входы которых подклю-. чены кдополни(2 (4 (7 объедин ным вхо полните вому в счетчик вторыми СЬ(54) (57) БУФЕРНОЕ ЗАПОМУСТРОЙСТВО, содержащееинформационные выходы котороны к одним из входов регистрова адресные входы подключеньсчетчика адреса записи и счетсчитывания, счетчики слов и трды которых подключены соотпервым и вторым входам эблок приоритетов, первый вхявляется первым управляющимройства, другие входы блокаподключены к выходам элементвходы которых объединенывторым управляющим входом ИНАЮЩЕЕ накопитель, го подключеи селекторов,к выходам чиков адреса иггеры, выховетственно к лементов И, од котороговходом устприоритетов ов И, третьи и являютсяустройства,выходам селекторов, одни из входов тельных селекторов соответственно ены и оолключены к информанион. дам накопителя, входы опроса дольных селекторов подключены к перходу блока приоритетов, выходы Ъ в слов соединены соответственно с ходами счетчиков адреса считыв ия, разрядные входы которых соответстенно объединены и подключены к выходамчетчика адреса записи.10 15 20 25 30 35 40 45 50 55 1Изобретение о 1 носится к вычислительной технике и может быть использовано в запоминающих устройствах систем ввода информации многоканальных измерительных комплексов.Цель изобретения - повышение быстродействия устройства,На чертеже изображена функциональная схема предлагаемого устройства.Устройство содержит накопитель 1, регистры 2, счетчик 3 адреса записи, счетчики 4 адреса считывания, блок 5 приоритетов, счетчики 6 слов, первые селекторы 7, триггеры 8, элементы И 9, вторые селекторы 10, элемент ИЛИ 1; первый 12 и второй 13 управляющие входы и входы 14 обращения. Число регистров 2, селекторов 7 и 10, триггеров 8, счетчиков 4 адреса считыванйя, счетчиков 6 слов, элементов И 9 соответствует числу внешних блоков обработки (не показаны), в которые выдается информация из буферного запоминающего устройства. В качестве селекторов могут быть использованы постоянные запоминающие устройства. Если в различных сеансах работы устройства характер распределения каналов по блокам обработки изменяется, то в качестве селекторов могут быть использованы микросхемы памяти (например, 134 РУ 2),в которых записаны единицы по адресам, соответствующим выделяемым каналам, для данного выхода.Устройство работает следующим образом, В исходном состоянии триггеры 8 установлены в единичное состояние, счетчик 3,счетчики 4 и 6 обнулены (цепи установки не показаны).Принадлежность слова к соответствующему информационному каналу определяется по коду группы нескольких разрядов слова. Информационное слово поступает на входы накопителя 1 в сопровождении сигнала на входе 12. Формируемый на первом выходе блока 5 приоритетов сигнал поступает на входы опроса селекторов 10. Если слово этого информационного канала подлежит выдаче в соответствующие блоки обработки, на выходах соответствующих селекторов 10 формируются сигналы, поступающие на первые суммирующие входы соответствующих счетчиков 6 слов и входы элемента ИЛИ 11.Сигнал с выхода элемента ИЛИ 11 обеспечивает подключение счетчика 3 адреса записи к адресным входам накопителя 1 и, поступая на управляющий вход которого, осуществляет запись входного слова, а затем по заднему фронту сигнала счетчик 3 адреса записи увеличивает свое значение. В это же время соответствующие счетчики 6 слов также увеличивают свои значения. При поступлении следующих информационных слов процесс повторяется, Таким образом, производится запись по возрастающим адресам, определяемым счетчиком 3 адреса 2записи, а счетчики 6 слов принимают значения, соответствующие числу слов накопления для выдачи по каждому выходу.Если какой-либо счетчик 6 слов равен нулю, т. е. в накопителе 1 нет информации, подлежащей выдаче по этому выходу, сигнал с выхода такого счетчика закрывает соответствующий элемент И 9 и разрешает перезапись значения счетчика 3 адреса записи в соответствующий счетчик 4 адреса считывания. Как только счетчик 6 слов становится не равным нулю, т. е. для данного выхода появляется информация в накопителе 1, перезапись значения счетчика 3 адреса записи в соответствующий счетчик 4 адреса считывания запрещается и его значение соответствует адресу, по которому в накопителе 1 хранится первое слово, подлежащее выдаче по данному выходу.С выходом счетчиков 6 слов, не равных нулю, сигналы разрешения поступают на входы соответствующих элементов И 9, которые открыты единичными сигналами с триггеров 8. При появлении тактового сигнала на входе 13 с выходов соответствуюц 1 их элементов И 9 сигналы поступают на входы блока 5 приоритетов, который выделяет из всех сигналов на его входах старший по приоритету и формирует сигнал на соответствующем ему выходе. При этом осуществляется подключение соответствующего счетчика 4 адреса считывания к адресным входам накопителя 1, считывание информационного слова и опрос соответствующего селектора 7, по сигналу на выходе которого счетчик 6 слов уменьшает содержимое на единицу, Производится запись считанного слова в регистр 2 и сброс триггера 8, который в результате этого закрывает соответствующий элемент И 9.По заднему фронту сигнала на соответствующем выходе блока 5 приоритетов счетчик 4 адреса считывания увеличивает значение на единицу, принимая значение следующего адреса. Если очередное считывание из накопителя 1 не подлежит выдаче, на выходе опрашиваемого селектора 7 сигнал не формируется и по следующему сигналу на входе 13 процесс повторяется до тех пор, пока не будет считано слово, выделяемое опрашиваемым селектором 7, или же содержимое соответствующего из счетчиков 6 слов не станет равным нулю. Затем процесс повторяется для следующего по приоритету входа блока 5 приоритетов.Запросы очередных информационных слов поступают асинхронно от блоков обработки по входам 14 и устанавливают в единицу соответствующие триггеры 8, открывая соответствующие им элементы И 9.Предлагаемое устройство может осуществлять выдачу любых наперед заданных наборов информационных слов на каждый из блоков обработки по мере поступления от них запросов за информацией.ель С. СВерес Составит аш Техред И. Тираж 584 ВНИИ ПИ Госуда по делам изоб 13035, Москва, Ж -филиал ППП Патент, Редактор В. Петр За каз 4107/50
СмотретьЗаявка
3737432, 03.05.1984
ПРЕДПРИЯТИЕ ПЯ А-3756
СПИВАКОВ СЕРГЕЙ СТЕПАНОВИЧ, ЛУПИКОВ ВИКТОР СЕМЕНОВИЧ, БОГДАНОВ ВЯЧЕСЛАВ ВСЕВОЛОДОВИЧ
МПК / Метки
МПК: G11C 9/00
Метки: буферное, запоминающее
Опубликовано: 23.06.1985
Код ссылки
<a href="https://patents.su/3-1163360-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Запоминающее устройство с самоконтролем
Случайный патент: Вибропривод