Устройство для распознавания сигналов

Номер патента: 1012290

Авторы: Буланов, Киселев, Шестаков, Щипцов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН уяу 806 К 9/46 Т СССРТНРЫТЮ ЕТЕНИЯ ИДЕТЕПЬСТ ВТОРСКОМ(прото одключеи квыаторов,ем од кодругой сов. арф ГОСУДАРСТВЕННЫЙ КОМИ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ АНИЕ ИЗ) Бкцт, М 14ланов. Н, В Киселеи В, В. Щипцовадный заочный полит видетельство СССР .6 К ЙУОО, 1974.М 50-367391публик. 1975 54) (57) УСТРОЙСТВО ДЛЯ РАСПО НАВАНИЯ СИГНАЛОВ, содержащее функциональный преобразователь, соединенный с.усилителем, подключенным к деектору, с блоками развертки и памяти последовательно соединенные ограюмчитель, вход которого является первым входом устройства, ключ, вход которог, подключен к распределителю импульсов первый интегратор, вход которого подключен к распределительно импульсов, блок сравнения и второй интегратор, вход которого подключен к распределителю импульсов, а выход соединен с блоком развертки и с входами коммут торов, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности распознавания, оно содержит третий ин тегратор, один вход которого является вторым входом устройства, другие подены к с е елителю им и сов ключ ра пр д пяи к блокусравнения, а выход сс другим входом блока сравненименты памяти, входы которых п, ны к распределителю импульсовходам соответствуюпкх коммута выходы элементов памяти сос функциональным преобразовати четвертый интегратор, один вхторого подключен к детектору,соединен с распределителем импуИзобретение относится к автоматикеи вычислительной технике, в частностик устройствам для распознавания сигналов.Известно устройство для распознаваиия сигналов, содержащее блок нормирования, бпок развертки, электронно лучевую трубку типа фПолитронф, блок формирования знака производной, дискретно-запоминающий блок, операционныйусилитель и сумматор 1 .Недостаток этого устройства соотоитв невысокой точности.Наиболее близким к изобретению является устройство, содержащее электронно лучевую трубку, соединенную с бло,ками развертки, памяти и с усилителем,подключенным к детектору, и послеаовательно соединенные ограничитель, кпюч и первый интегратор, подключенные к распределителю импульсов, блок сравнении,коммутаторы и логический блок 12 .Данное устройство характеризуетсянедостаточно высокой надежностью.Бель изобретения - повышение надежйости устройства.Поставленная цель достигается тем,что в устройство, содержащее функциональный преобразователь, соединуный30с усилителем, подключенным к детектору, с блоками развертки и памяти, ипоследовательно соединенные ограничитель,вход которого является первым входомустройства, ключ, вход которого подклю,чен к распределителю импульсов, первыйинтегратор, вход которого подключенк распределителю импульсов, блок сравнения, и второй интегратор, вход которого подключен к распределителю импуль 40сов, а выход соединен с блоком развервки и с входами коммутаторов, введенытретий интегратор, один вход которогоявляется вторым входом устройства,другие подключены к распределителю 45импульсов и к блоку сравнения, а выход соединен с другим входом блокасравнения, элементы памяти, входы кото, рых подключены к распределзтелю импульсов и выходам соответствуюших коммутаторов, а выходы эдементовпамяти соединены с функциональным преобразователем, и четвертый интегратор,один вход которого подключен к детектору, а другой соединен с распределителем импульсов,На чертеже представлена блок-схемапредложенного устройства. Устройство включает ограничитель 1,ключ 2, первый интегратор 3, блок 4сравнения, второй интегратор 5, коммутаторы 6, элементы 7 памяти, футциональные пластины 8 электроннолучевой трубкиЗЛТ) функциональный преобразователь 9, третий интегратор 10,блок 11 развертки, блок 12 памяти,коллекторные пластины 13 ЭЛТ, усилитель 14, детектор 15, четвертый интекоратор 16 и распределитель 17 импульсов.Устройство работает следуюцям образом,На вход поступают последовательнов моменты времени два одинаковыхсигнала. Первый сигнал используетсядля определения и запоминания егодлительности, а также для синхронизации устройства. Второй сигнап послепреобразований сравнивается с эталономи по принятому решению можно судитьо принадлежности предъявленных сигналов к тому или иному классу. Входной .сигнал поступает на ограничитель 1,который формирует прямоугольные импульсы, равные длительности сигнала.Эти импульсы через ключ 2, которыйоткрыт определенный момент времени,поступают на первый интегратор 3, навыходе которого формируется линейновозрастаюшее напряжение. В первыймомент времени ключ 2 разрывает входную цепь интегратора 3 и фиксируетдо третьего момента времени ца еговыходе постоянное напряжение, котороеподается на блок 4 сравнения.Во второй момент времени третийинтегратор 10 начинает интегрироватьпостоянное напряжение, подаваемое наего вход, Когда напряжение на выходеинтегратора 10 сравняется с напряжением на первом входе блока 4, жнтетъ-.ратор 10 "сбрасываетсяф до нуля иснова начинает интегрировать входноенапряжение,Выходное напряжение с интегратора 5 поступает параллельно, на управляющие входы коммутаторов 6, где сравнивается соответственно с одним из задаваемых постоянных напряжений. С элементов памяти на ЭЛТ поступают напряжения, соответствующие плошади, ограниченной сигналом, прошедшим через соответствуюший коммутатор 6. Блок 11 представ ляет собой масштабный усилитель, коэффициент усиления:которого и начальное смешение на который подобраны такимВНИИПИ Заказ 2768/62 Тираж 704 Попписно филиал НПП ент", г го Проекты 3 1012290 . 4 образом, что электронный луч отклоня- ду пороговым значением и вели цщой, ется развертываюшнми пластинами ЭЛТ пропорщвоиальной разности между эта посвщовательно под всеми функцнональ лонным сигналом с блока 12 и преобра ными пластинами (ФЩ по мере нараста- зованным входным сигналом, принимает ния напряжения на выходе интегратора 5. ю ся решение о классе, к которому принад-. Смешение луча по вертикали под каждой лежит исследуемый сигнал. Интегратор 16 из ФП фиксируется иакенением токовсоединен с распределителем 17 и рабо с коплекторных пластин ЭЛТ. тает ог синхроимпульса в интервапеЙфференпиажный усилитель 14 осу между третьим и вторым моментами шествляет алгебраическое суммирование 10 времени.сигнала с двух коплекторных пластин. -Суммарный сигнал поступает на детектор 15 Таким образом введение новых и затем на интегратор 16, который за- узлов и блоков, а также новых конструкпоминает напряжение, соответствующее тивных связей позволяет существенно суммарному сигналу и сравнивает его 15 повысить надежность распознавания уст с пороговым значением, По разности меж- ройства.

Смотреть

Заявка

3369429, 21.12.1981

СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

БУЛАНОВ ЮРИЙ ВАСИЛЬЕВИЧ, КИСЕЛЕВ НИКОЛАЙ ВАСИЛЬЕВИЧ, ШЕСТАКОВ МИХАИЛ ВАСИЛЬЕВИЧ, ЩИПЦОВ ВАЛЕРИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06K 9/46

Метки: распознавания, сигналов

Опубликовано: 15.04.1983

Код ссылки

<a href="https://patents.su/3-1012290-ustrojjstvo-dlya-raspoznavaniya-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для распознавания сигналов</a>

Похожие патенты