Номер патента: 1010723

Автор: Наумов

ZIP архив

Текст

(51) Н 03 К 13/О САНИ БРЕТЕН ЕТЕЛЬС АВТОРСКОМУ С.В. и др, Анаинтегральные схеМ., 1979,Фролкини развертторов, М.с. 232, р.Т,и злект 1972,с.5,2,5 541 (57)содержащно-резисрицательрого сое ОД-ТОК, диодчник отд котоми диГОСУДАРСТВЕННЫЙ НОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ 21) 3323612/18-21122) 23.07.81"Советское радио",прототип ). 1. ПРЕОБРАЗОВАТЕЛЬ й входные инверторы ивнуюматрицу и ист ого напряжения, вых инеи с первыми вход одно-резистивной матрицы, вторыевходы которой подключены к выходамвходных инверторов, а выходы - к выходной шине, о т л и ч а ю щ и й с ятем, что, с целью расширения егофункциональных возможностей, введенысогласующие блоки и дополнительныйисточник напряжения, выход которогосоединен с входами согласующих блоковвыходы которых подключены к выходамвходных инверторов,2. Преобразователь по п. 1, о т -л и ч а ю щ и й с я тем, что каждыйсогласующий блок выполнен на источнике тока и диоде, катод, которогосоединен с входом согласующего блока, а анод диода подключен к выходусогласующего блока, и к первому выводу источника тока, второй вывод которого соединен с общей шиной,Изобретение относится к вычислительной технике и может быть исполь- зовано, н частности для связи дискретных цифровых вычислительных и аналоговых исполнительных или индикаторных устройств. 5Известен преобразователь кодток с отрицательной полярностью выходного сигнала(тока ), в котором между управляющими дискретными ( цифровыми ) инверторами и диодно-резис тинной матрицей последовательно по цепи прохождения сигнала включены усилители мощности ( эмиттерные повторители ) 11.Однако последовательное включение дополнительного усилителя мощности управляющего сигнала в каждый разряд преобразователя существенно ограничивает быстродействие всего преобразователя. 20Известен также преобразователь код-ток, содержащий входные инверторы, диодно-резистивную матрицу и источник отрицательного напряжения, выход которого соединен спервыми входами диодно-резистивной матрицы, вторые входы которой подключены к выходам входных инверторов, а выходы - к выходной шине 2 .Недостатком известного устройст,ва являются ограниченные функциональные воэможности, вследствие специфики дискретной работы логических инверторов и соответствующих особенностей их схемного построения ), их нагрузочная способность при рабо- З 5 те на диодно-реэистинную матрицу с отрицательной полярностью выходного тока в 10-40 раз меньше по сравнению с их нагруэочной способностью при работе на матрицу с положительной 40 полярностью выходного тока. При. постоянной допустимой мощности, рассеиваемой логическим инвертором, допустимый выходной ток при большой амплитуде выходного напряжения ( выход ного сигнала - "1")в 10-40 раз меньше допустимого выходного тока на выходе инвертора при малой амплитуде выходного напряжениявыходного сигнала - "0" ).50Цель изобретения - расширение функциональных возможностей.Поставленная цель достигается тем, что в преобразователь код-ток, содержащий входные инверторы, диодно-.резистивную матрицу и источник отрицательного напряжения, выхбд которого соединен с первыми входами диодно-реэистинной матрицы, вторые входы которой подключены к выходам 60 входных инвенторон, а выходы - к выходной шине, введены согласующие блоки и дополнительный источник напряжения, выход которого соединен с входами согласующих блоков, выходы 65 которых подключены к выходам входных иннерторов.Кроме того, каждый согласующий блок выполнен на источнике тока и диода, катод которого соединен с входом согласующего блока, а анод диода подключен к выходу согласующего блока и к первому выводу источника тока, второй вывод которого соединен с общей шиной.На чертеже приведена структурная схема предлагаемого устройства,Преобразователь содержит источник 1 отрицательного напряжения, выход которого подключен к диоднореэистивной матрице 2, состоящей из .резисторов 3 и диодов 4 и 5. Аноды диодов 4 подключены к выходам логических инверторов б и блоков 7 согласования, которые содержат источник 8 тока и диоды 9, катоды которых соединены с выходом дополнительного источника 10 напряжения,Выходное напряжение истбчника 10 соответствует уровню сигнала "1"Преобразователь работает следующим образом.При подаче сигнала "1" на вход устройства на.ныходе любого из инверторов 6 появляется сигнал "0", и диодный переключатель диоды .4 и 5) переключает на выход устройства весовой ток данного разряда преобразователя. При сигнале "0" на выходе инвертора б диоды 4 и 9 заперты, а диод 5 открыт. Ток от источника 8 течет через выход инвертора б в шину корпусПри подаче сигнала 10" на вход инвертора 6 на его выходе формируется сигнал "1", и диодный перекяйочатель диоды 4 и 5 ) отключает ток весового резистора 3 от выхода преобразователя. При этом диоды 4 и 9 открыты, а диод 5 заперт и ток в весовой резистор 3 отбирается от источника 8. Величина тока, вырабатынаемого источником 8, больще или равна значению тока, протекающего через весовой резистор 3, и любом разряде диоднореэистивной матрицы 2. Токи, ответвляющиеся в источник 10 напряжения через диоды 9, равны разности между токами источников 8 и токами, протекающими через резисторы 3. Так как токи с ныходов инверторов б практически не потребляются, то иннерторы б работают с минимальной нагрузкойТаким образом, блоки 7 согласования обеспечивают оптимальные условия нагрузки выхода инвертора б в каждом разряде устройстна, а именно;.при "1" - минимум нагрузки, при "0" максимум нагрузки.Это соответствует схемному построению цифровых иннерторон, используемых, например, в современных цифровых вычислительных машинах, нагру, 1010723 Составитель А. СимагинРедактор Н. Ковалева Техред М.Коштура Корректор Е. Рошко Закай 2503/43 Тираж 934 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патентф, г. Ужгород, ул. в Проектн, 4 зочная способность которых при "0"более, чем на порядок превышает нагрузочную способность при "1" на выходе инвертора. При постоянной допустимой мощности, рассеиваемой цифровым,логическим инвертором, допустимыйвыходной ток при большой амплитудевыходного напряжения (выходного сигнала - "1 ф), в 10-40 раз меньше до"пустимого выходного тока на выходеинвертора при малой амплитуде выходного напряжения ( выходного сигналаф 0" ). Поэтому без предлагаемого согласующего устройства допустимая нагрузка на инверторй 6 и соответственно амплитуда выходного тока преобразователя на порядок меньше, чем в предлагаемом преобразователе. Кроме того, в изобретении при увеличенной амплитуде выходного тока сохраняется его высокое быстродействие, так как выходы инверторов б остаются непосредственно подключенными к коммутирующим диодам 4 диод- но-резистивной матрицы 2.

Смотреть

Заявка

3323612, 23.07.1981

ПРЕДПРИЯТИЕ ПЯ В-2431

НАУМОВ ДМИТРИЙ СТЕПАНОВИЧ

МПК / Метки

МПК: H03K 13/02

Метки: преобразователь-код-ток

Опубликовано: 07.04.1983

Код ссылки

<a href="https://patents.su/3-1010723-preobrazovatel-kod-tok.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь-код-ток</a>

Похожие патенты