Многофункциональный логический модуль
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1164693
Авторы: Громаковский, Левина
Текст
СОЮЗ СОВЕТСКИХ.СОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН А 191 Я 51 С 06 Р 7/.00 ЕН ви ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОбРЕТЕНИЙ И ОТНРЬП; ИСАНИЕ ИЗОБРЕ ТОРСНОМУ СВИДЕТЕЛЬСТВУ(54).(57) МНОГОФУНКЦИОИАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий блок ,. расчета функций первый и второй коммутаторы, причем информационные входы первого коммутатора соединены с информационными входами модуля, управляющие входы второго коммутатора соединены с управляющими входами модуля, о т л и ч а ю щ и й с я тем, что, с целью повышения быстро. - действия модуля, в него введены регистры, элементы НЕ, переключатели, содержащие элементы (2-2) ИИЛИ, блок управления переключателями, содержащий первый и второй дешифраторы и элементы И-НЕ,. блок маскирования, содержащий генератор логической единицы, элементы ИЛИ, эле- мент И, элементы (2-2) ИИЛИ, эле-: мент (3-3) ИИЛИ, и элемент (1-3) ИИЛИ, а блок расчета Функции состоит из элементов И, ИЛИ, имплика- торов.и блока управления расчетом функций, содержащего элементы ЗАПРЕТ, элемент ИЛИ-НЕ, элемент (1-2) ИИЛИ элемент (1-2-3) И-ЗИЛИ и элемент(1-3-4) И-ЗИЛИ, второй коммутатор содержит шесть мультиплексоров, причем вход запуска модуля соединен с первым информационным входом первого регистра и управляющими входами первого коммутатора и второго регистра, управляющие входы модуля соединены с управляющими.входами второго коммутатора, входами блока управления расчетам Функций, .входами блока маскирования и вторым, третьим, четвертым, пятым и шестым информационными входами первого регистра соответственно, синхровход модуля соединен с синхровходами первого, второго и третьего регистров (2- 1).-й и(2) -й 6 =1, 4) выходы первого коммутатора соединены с первым и вторым входами 1 -го элемента И блока расчета Функций соответственно, (21-4)-й и (2-3)-й , (1.=5,7) выходы первого коммутатора соединены с первым .и вторым входами -го элемента И. блока расчета функ 1ций соответственно, (21 +1)-й выход первого коммутатора соединен с инверсным входом 1 -го импликатора, (2-2)-й выход первого коммутатора. соединен с инверсным входом-го импликатора, выход к -го ( 1 с 1,7) импликатора соединен с-третьим входом 1 -го .элемента И блока расчета функций, выход первого элемента И блока расчета Функций соединен с первыми входами восьмого элемента И блока расчета Функций, первого и второго элементов ИЛИ блока расчета Функций, выход второго элемента И блока расчета функций соединен с вторыми входами восьмого элемента И-1 е Ф -1 Функцыи, вырабатываемые элементами 25-1 - 25-7,6-1 - 6-6, 7-1 - 7-10 от входных сигналов В 1"В 12 Тип ВФЭ,25-2 25-1 н/с н/с В 5 Вб В 7 В 7 В 8 В 9 ВЗ В 4 1 В 1 В 2 ВЗ В 4В 5 Вб В 7 н/с В 8 В 9 ВЗ В 4 В 5 Вб 3е е 111164693 17 Продолаеиие табл. 3функции .вырабатываемые элементами 25-1 - 25-7,34-1 - 34-6, 40-1 - 40-10 от входных сигналов В 1-В 12 Мф."у ТипБФЭ,В 40-3 40-4 ,. . 40-5 40-6 , 40-7 ЧЩ н/с н/с1164693 20 Продолжение табл. 3 функции, вырабатываемые элементами 25-1 - 25-7,34-1 - 34-6, 40-1 - 40-10, от входных сигналов В 1 - В 12 40-9 40-8 40-10 н/с н/с1164693нъ нъю нъ нъ ц нЪ нънъ нъ вО нъ нъоь нъ нЪФйънь нъньоъ оъ оъ оъ оъ оъ оъ оъ оъ оъ Оъ оъ оъ оъ оъ оъ оъ йоъоъй оъоъйач -ынъъ Фнъ ныл у ъ нъи первого элемента ИЛИ блока расчета функций, выход третьего элементаИ блока расчета функций соединенс первыми. входами третьего, четвертого, пятого элементов ИЛИ и девятого, десятого, одиннадцатогоэлементов И блока расчета функций,выход четвертого элемента И блокарасчета функций соединен с вторымивходами девятого элемента И и третьего элемента ИЛИ блока расчета функций, выход шестого элемента И блокарасчета функций соединен с вторымивходами одиннадцатого элемента И ичетвертого элемента ИЛИ блока расчета функций, выход седьмого элемен-.та И блока расчета функций соединен с первыми входами двенадцатогоэлемента И и шестого элемента ИЛИблока расчета функций, вторые входыдесятого и двенадцатого элементов Иблока расчета функций соединены счетвертым и девятым выходами первого коммутатора соответственно, выход восьмого элемента И .блока расчета функций соединен с вторым входом шестого элемента ИЛИ блока расчета функций и первыми входами тринадцатого элемента И и седьмогоэлемента ИЛИ блока расчета функций,выкод девятого элемента И блокарасчета функций соединен с вторымивходами тринадцатого злемента И иседьмого элемента ИЛИ блока расчетаФункций, выходы десятого и двенадцатого элементов И блока расчетафункций соединены с вторыми входами .второго и пятого элементов ИЛИблока расчета функций соответственно, выход первого элемента ИЛИ блока расчета функций соединен с .первымвходом восьмого элемента ИЛИ блокарасчета функций, второй вход кото-.рого соединен с выходом четвертогоэлемента ИЛИ блока расчета функций,выход второго элемента ИЛИ блокарасчета функций соединен с первымвходом девятого элемента ИЛИ блокарасчета функций, второй вход которого соединен с выходом пятогоэлемента ИЛИ блока расчета функций, входы десятого элемента ИЛИблока расчета функций соединены свыходами третьего и шестого элементов ИЛИ блока расчета функций соответственно, прямые входы импликаторов соединены с соответствуюшими выходами блока управления расчетом функций, первый вход которогосоединен с инверсными входами пер"вого, второго и третьего элементов .ЗАПРЕТ, первыми входами первыхгрупп входов элементов (1-2) ИИЛИ,(1-2-3) И-ЗИЛИ, первым прямым входом первой группы входов элемента(1-3-4) И-ЗИЛИ и первым инверсным входом второй группы входов элемента (1-3-4) И-ЗИЛИ, второй вход блока управления расчетом функций соединен с первым входом элемента ИЛИ-НЕ, первым входом второй группы входов элемента (1-2-3) И-ЗИЛИ и вторым прямым входом первой группы входов элемента (1-3-4) И-ЗИЛИ, третий вход блока управления расчетом функций соединен с первым инверс" ным входом четвертого элемента ЗАПРЕТ, первым прямым входом пятого элемента ЗАЙРЕТ, инверсным входом шестого элемента ЗАПРЕТ, вторым вхо" дом второй группы входов элемента(1-2-3) И-ЗИЛИ, инверсным входом первой группы входов и вторым инверсным входом второй группы входов элемента (1-3-4) И-ЗИЛИ, четвертый вход блока управления расчетом функций соединен с вторым инверсным входом четвертого элемента ЗАПРЕТ, инверсным входом пятого элемента ЗАПРЕТ, первым прямым входом шестого элемента ЗАПРЕТ и прямым входом седьмого элемента ЗАПРЕТ, пятый вход блока управления расчетом функций соединен с вторым входом элемента ИЛИ-НЕ, прямым входом третьего элемента ЗАПРЕТ и инверсным входом седьмого элемента ЗАПРЕТ, выход элемента ИЛИ-НЕ соединен с прямьпк входом четвертого элемента ЗАПРЕТ и вторыми прямыми входами пятого.и шестого элементов ЗАПРЕТ, выход четвертого элемента ЗАПРЕТ соединен с прямым входом первого элемента ЗАПРЕТ и входом третьей группы входов элемента (1-3-4) И-ЗИЛИ, выход шестого элемента ЗАПРЕТ соединен с прямым входом второго элемента ЗАПРЕТ, вторым входом первой группы входов элемента .(1-2) ИИЛИ и вторым входом первой группы входов элемента (1-2-3) И-ЗИЛИ, выход седьмого элемента ЗАПРЕТ соединен с третьим входом второй группы входов элемента (1-2-3) И-ЗИЛИ, прямым входом второй группы входов и третьим прямым входом первой группы входов элемен 11646931 64 б 93 С Я 5-2 ус Составитель А. ФедРедактор В. Ковтун Техред Т;Иаточка Сирох ректо аз 4187/45 Тираж 71 ВНИИПИ Государственно по делам изобретени 113035 Москва, Ж, писное комитета СССР и открытий ушская наб. Филиал ППП "Патент", г. Ужгород, ул. Проектная,та (1-. 3-4) И-ЗИЛИ, вход второй группы входов элемента (1-2) ИИЛИ ивход третьей группы входов элемента (1-2-3) И-ЗИЛИ.соединены с .выходами первого и пятого элементовЗАПРЕТ соответственно, выходы блокауправления расчетом .функций соеди. нены с выходами элемента (1-2-3) И-,ЗИЛИ, третьего элемента ЗАПРЕТ, элемента (1-3-4) И-ЗИЛИ, элемента(1-2) ИИЛИ, пятого, второго ипервого элементов ЗАПРЕТ соответственно, первая группа из .восьми информационных входов первого мультиплексора соединена с выходами деся-,того, восьмого, седьмого элементовИЛИ, тринадцатого элемента И,девятого, второго, первого элементов ИЛИ и восьмого элемента И блока расчета функций соответственно,вторая группа из четырех информационных входов первого мультиплексора соединена с выходами восьмогои первого элементов И, первого элемента ИЛИ и восьмого элемента Иблока расчета функций соответственно,входы третьей группы из шести информационных входовпервого мультиплексора объединены и соединены с вы.ходом первого элемента И блокарасчета функций, первая группа из восьмиинформационных входов второго муль-.типлексора соединена с выходами девятого, пятого и третьего элемейтов ИЛИ, девятого, третьего и десятого элементов И, первого элементаИЛИ и восьмого элемента И блокарасчета функций соответственно, девятый и десятый информационные вхо- .ды второго мультиплексора объединены и соединены с выходом второгоэлемента И блока расчета функций,.одиннадцатый, двенадцатый, тринадцатый и четырнадцатый информационные входы второго мультиплексора объединены и соединены с выходомпервого элемента И блока расчета функ-:ций, первая группа из четырех информационных входов третьего яультиплексора соединена с выходами седь-.мого элемента ИЛИ, двенадцатогоэлемента И, четвертого элемента ИЛИи одиннадцатого элемента И блока расчета функций соответственно, входывторой группы из шести информационных входов третьего мультиплексора .попарно объединены и соединены свыходами третьего, первого и второго элементов И блока расчета функций соответственно, первый и второй информационные входы четвертого мультиплексора соединены с выходами четвертого элемента ИЛИ и одиннадцатого элемента И блока расчета функций соответственно, с третьего по восьмой информационные входы четвертого мультиплексора попарно объединены и соединены с выходами четвертого, десятого и второго элементов И блока расчета функций соответственно, первый информационный вход пятого мультиплексора соединен с выходом четвертого элемента И блока расчета функций, с второго по пятый информационные входы пятого мультиплексора попарно объединеныи соединены с выходами десятого и пятого элементов И блока расчета функций соответственно, первый и второй информационные входы шестого мультиплексора объединены и соеди нены с выходом десятого элемента И блока расчета функций, третий и четвертый информационные входы шестого мультиплексора соединены с выходами пятого и третьего элементов И блока расчета функций соответственно, выход Р - го ( О = 1,6) мультиплексора соединен 3 -ми информационными входами второго и третьего регистров, седьмые и восьмые информационные входы которых объединены и соединены с выходом четвертого элемента И, блока расчета функций,.управляющий вход третьего регистра соединен с первым выходом первогорегистра, с второго по шестой выходы которого соединены с входами блока управления переключателями, второй и третий входы которого соединены с входами первого дешифратора,четвертый и пятый входы блока управления переключателя соединены с входами второго дешифратора, первый выход которого соединен с первыми входами первого, второго и третьего элементов И-НЕ, второй выход второго дешифратора соединен с первыми входами четвертого, пятого, шестогои седьмого элементов И-НЕ, третий выход второго дешифратора соединен с первыми входами восьмого и девятого элементов И-НЕ, с первого по седьмой выходы первого дешифраторасоединены с вторыми входами первого,девятого, четвертого, пятого, вто 1164693рого, третьего и седьмого элементов И-НЕ соответственно, вторые входы шестого и восьмого элементов И-НЕ соединены с шестым и первым выходами первого деширатора соответст-венно, выход В -го (е =Г,7) элемента И-НЕ соединен с Гп -м. входом десятого элемента И-НЕ, седьмой и восьмой входы которого соединены с выходами восьмого и девятого элемен" тов И-НЕ, входы одиннадцатого элемента И-НЕ соединены с выходами третьего и седьмого элементов И-НЕ соответственно, первый и второй входы двенадцатого элемента И-НЕ соединены с выходами четвертого и пятого элементов И-НЕ соответственно, входы тринадцатого элемента И-НЕ соединены . с выходами шестого и седьмого элементов И-.НЕ соответственно, входы четыр-, надцатого элемента И-НЕ соединены с выходами седьмого, восьмого и девятого элементов И-НЕ соответственно выход четырнадцатого элемента И-НЕсоединен с третьим входом двенадцатого элемента И-НЕ, и -й (й = 1,5)выход блока управления переключателя ми соединен с выходом (и+9)-го элемента И-НЕ, выход шестого элемента И-НЕ соединен с шестым выходом бло-.ка управления переключателями, гп-йвыход блока управления переключателя. ми соединен с первым входом т -гопереключателя, второй и третийвходы которого соединены с е -м выходом второго и Ь -м выходом третьего регистров соответственно, первыйвход Ф-го переключателя соединенс первыми входами первых групп и первыми инверсными входами вторых групппервого и второго элементов (2-2)ИИЛИ М -го переключателя, второйвход п -го переключателя соединен с вторым входом первой группы входов первого элемента (2-2) ИИЛИ 1-го переключателя и с вторым инверсным входом второй группы входов второго элемента (2-2) ИИЛИ Е -гопереключателя, третий вход М -гопереключателя соединен с вторыминверсным входом второй группы входов первого. элемента (2-2) ИИЛИ щ-го переключателя и с вторым входом . первой группы входов второго элемента (2-2) ИИЛИ Ф-го переключателя, выходы первого и второго элементов (2-2) ИИЛИ п 1-го переключателя соединены с выходами Ф -го переключателя, выходы переключателей, элементов НЕ и седьмые выходы второго и третьего регистров соединены с первой груп -. пой выходов модуля, входы первого и второго элементов НЕ соединены с восьмыми входами второго и третьего регистров соответственно, вторая группа выходов модуля соединена с выходами блока маскирования, первым выходом которого является выход генератора логической единицы, вторым выходом блока маскирования является выход первого элемента ИЛИ блока маскирования, входы которого соединены с третьим, четвертым и пятым входами блока маскирования соответственно, четвертыи и пятый входы .блока маскирования соединены с входами второго элемента ИЛИ блока маскирования, выход которого является третьим выходом блока маскирования, третий, четвертый и второй входы которого соединены соответственно с первым, вторым и третьим входами элемента (2-2) ИИЛИ блока маскирования, четвертый вход которого соединен с четвертым входом блока маскирования, пятый вход которого соединен с первым входом третьего элемента ИЛИ блока маскирования, второй вход которого соеди-. нен с выходом элемента (2-2) ИИЛИ блока маскирования, выход. третьего элемента ИЛИ блока маскирования является четвертым выходом. блока маскирования, четвертый, третий и первый входы которого соединены соответственно с первым, вторым и третьим входами элемента (3-3) ИИЛИ, четвертый, пятый и шестой входы которого соединены соответственно с четвертым, третьим и вторым входами блока маскирования, пятый вход которого соединен с первым. входом четвертого элемента ИЛИ блока маскирования, второй вход которого соединен с выходом элемента (3-3) ИИЛИ, выход четвертого элемента ИЛИ блока маскирования соединен с,пятым выходом блока маскирования, второй, третий, четвертый и пятый входы которого соединены соответственно с входами элемента (1-3)-ИИЛИ, выход которого является шестым выходом блока маскирования, седьмым выходом которого является выход элемента И блока маскирования, входы которого соединены с первым и пятым входами блока маскирования соответст венно.. тое11 О Изобретение относится к вычислительной технике и может быть ис- пользовано в качестве специализированного вычислительного устройства в системах автоматического проетирования логических объектов впроцессе их разработки и для пострния проверяющих тестов.Цель изобретения - повышениебыстродействия модуля.На фиг. 1 представлена схемамногофункционального логическогомодуля; на фиг. 2 - функциональнаясхема блока управления расчетом;на фиг. 3 - то же, блока управления .15переключателями, на фиг. 4 - то же,блока маскирования; на фиг. 5 - тоже, переключателя; на фиг. 6 - временйая диаграмма работы модуля.Многофункциональный модуль содер жит информационные входы 1-1 - 1-24,; входы 3-1 - 3-5, синхровход 4, пер,вый коммутатор 5, выходы 6-17 пер вого коммутатора, первый регистр 18, 25выходы 19-24 первого регистра, блок25 расчета функций, элементы И 25-125-7 блока расчета функций, импликаторы 26-1 - 26-7, выходы 27-33 элементов И блока расчета функций, 30элементы И 34-1 - 34-6 блока расче- .та функций, выходы 35-39, 39-1 эле-ментов И блока расчета функций,элементы ИЛИ 40-1 и 40-10 блокарасчета функций, выходы 41 - 50элементов ИЛИ блока расчета функций,блок 51 управления расчетом, элементИЛИ-НЕ 51-1, элементы ЗАПРЕТ 51-2 -51-8, элемент (1-2) ИИЛИ 51-9,элемент (1-2-3) И-ЭИЛИ 51-10, .эле- ррмент (1-3-4) ИИЛИ 51-11,. выхо-.ды 52 - 58 блока управления расчетом, второй коммутатор 59, состоящий из шести мультиплексоров 59-1 -;59-6, выходы 60 - 65 мультиплексо- цров, второй регистр 66, выходы 67 -74 второго регистра, третий регистр75, выходы 76 - 83 третьего регистра, переключатели 84-1 - 84-6,.элемен.ты НЕ .85-1, 85-2, блок 86 управле Ония переключателями,выходы 87 - 92блока управления переключателями, .первая, группа выходов 93-1 - 93-16 .модуля блок 94-маскирования, выхо- -ды 95 101 блока маскирования, . 55выходы 102,: 103, 104 четвертого,шестого и седьмого элементов ЗАЦРЕТсоответственно, первый дешифратор 05 выходы 106 - 112 первого дешифатора, второй дешифратор 113, выоды 114-116 второго дешифратора,лементы И-НЕ 117-1 - 117-11, 118-1,8-2 119, выходы 120-126 элеменов И-НЕ 117-2 - 117-5, 117-77-9 соответственно, генератор27 логической единицы, элементы ИЛИ 128, 129-1 - 129-3 блока маскирования, элемент И 130 блока маскирования, элемент (2-2) ИИЛИ 131, элемент (3-3) ИИЛИ 132, элемент (1-3 ИИЛИ 133, первый элемент (2-2 ИИЛИ 134 переключателя, второй элемент (2-2) ИИЛИ 135 переключателя. На фиг. б приведены диаграмма 136 сигнала СИ на синхровходе 4 модуля, диаграмма 137 пускового сигнала (ПС) на входе 2 запуска модуля, диаграмма 138 переключения группы управляющих сигналов (ГУС) на входах 3-1 - 3-5 модуля, диаграмма 139 задержанного пускового сигнала (ПС) на первом выходе 19. первого регистра 18 диаграмма .140 переключения задержанных сигналов ГУС (ГУС) с грулпы выходов 20 - 24 регистра 18, диаграмма 141 переклю- чений сигнала 1 й,на 8 -м выходе (16 М 6 8) второго регистра 66, диаграмма 142 переключений сигнала 8 ИО на М -м выходе третьего регистра, 75, диаграмма 143 переключений сигналов Й на (2 И -1)-м и.2 М -м выходах 93-(2 М) и 93-2 Н модуля из первой. группы выходов модуля.Сигналы на входах и выходах подлежащего расчету БФЭ в дальнейшем обозначаются соответственно ВМ, РК, где К в .порядковый номер входа или выхода.Реализуемый в данном модуле алгоритм расчета состояний сигналов на выходах логических схем предполагает представление состояния сигнала в троичном позиционном коде: 1 0 .0 - 1 0 1 0 - 0, 0 0 1 - неопределенное состояние "х" (1).Первый и второй разряды такого представления сигнала А в дальнейшем обозначаются соответственно А 1 и А , его третий разряд в модуле не используется.На входы (на выходах) модуля сигналы ВК 1(РМ,) поступают (вырабатываются) в прямом коде, а сигналы ИЩц ,( ГНО) - в инвертированном, и состояз 1164693 4 ние искомого сигнала А определяется номера, рассчитывае двухразрядным "кодом троичного пред- . момент БФЭ; на вход ставления" (КТП) К Ао1 -, "1") задерживаются на один такт, соот 20 Р 1= В 1(В 21 (Р= В 1+ В 2 ),Р В 1 В 20 (Ро В 1 о + В 2 а)Расчет результата операции инвертирования сигнала А заключает ся в перестановке кодов А и Ао в представлении (1)(А), = А (6)Представление искомого сигнала в виде КТП (2) влечет за собой кроме перестановки инвертирование переставляемых кодов. Многофункцио- . нальный логический модуль (Фиг1) предназначен для расчета в описанном представлении состояний сигналов на выводах БФЭ И, И-ИЛИ восемнадцати типов.Каждому типу БФЭ присвоен номер, называемый в дальнейшем машинным номером.В табл. 1 приведен для каждого типа БФЭ двоичный код его машинного номера и для каждого его выхода. - логическая функция, реализуемая на этом выходе.Если БФЭ какого-либо типа имеет только 1 8 выходов, то в пМ -м столбце соответствующей строки в табл. 1 дан признак в/О - выход номер 11 в данном БФЭ отсутствует.При работе модуля на его входы подаются следующие сигналы: иа фиг. 4 - регулярная последователь ность синхроимпульсов (временная диаграмма 136 СИ на фиг. 6); на входы 3-1 - 3-5 " код машинного 30 35 40 ся в других блоках. модуля. Блок 25, образованный 1 -ми Работа блока 51 описывается в табл 2 истинности. Расчет выходных состояний логического элемента И-ИЛИ, выполняющего функцию Р (В 1, В 2, ВН), производится по следующим Формулам: Р = Р (В 1(,В 21,ВЙ,), . (3)Ро= Р (ВВ 1 о).Например, для Функций Р = 2 И(2 ИЛИ мого в данный ы 1-1 - 1-24 ТП входных сигналов БФЭ, При этом на входы 1-(28- 1) и 1-2 М поступают коды соответственно В Н и ВЙО.Коды на входах .и 3 должны сохраняться в течение не менее чем двух. тактов. Моменты изменения сигналов на этих входах приведены на временной диаграмме 138 - ГУС, В й (фиг. 6) .Одновременно с изменением сигналов на входах 1 и 3 на вход 2 модуля поступает импульсный сигналПС длиной в один период синхронизации (временная диаграмма 137 ПСна Фиг. 6),ветственно на первом и вторых выходах регистра 18 вырабатываютсясигналы соответственно ПС и ГУС 5(временные диаграммы 139 и 140на фиг. 6).Первый коммутатор 5 передает совходов на свои выходы данные ВК,в моменты времени ПС = 1 и данныеВК в моменты времени ПС = О. С выхо дов коммутатора 5 указанные данныепоступают на входы блока 25, в котором под управлением данных ГУСпроизводится расчет КТП по формулам (3) и (4) для БФЭ данноготипа, При этом расчеты по формуле(3) производятся в моменты времени ПС = 1, а (4) " ПС = О. Следуетотметить также, что в блоке 25рассчитываются функции только И и И-ИЛИ, инвертирование" КТП дляинверсных выходов БФЭ.производитэлементами И 25- 1 и импликаторами 26-, вырабатывает на выходе (26+к) КТП Функций 3 И или 2 И от соответствующих выходных сигналов БФЭ, в зависимости от управляющего сигнала Ивырабатываемого блоком 51 (Фиг.2) На выходах элементов 25-1 в 25-7, 34-1 - 34-6 и .40-1 - 40-1.0 блока 25 вырабатываются КТП функций от входных сигналов БФЭ, приведенных в табл.3. Если эта же функция, прямая или инверсная, вырабатывает- . ся на выходе БФЭ, то рядом с Формулой указываются признаки П Я),(инверсной) функции на выходе БФЭ,а ,- номера соответствующих, выходов БФЭ. Признак н/с в. табл . 3означает, что сигнал на выходе данного элемента не используется прирасчете БФЗданного типа.Распределение выходных сигналовблока 25 по выходным каналам модуля, 10.соответствующим выходам рассчитываемого БФЭ, производится мультиплексорами 59-1 - 59-6 коммутатора 59,.управляемыми кодом ГУС. Отметим,что в седьмом и восьмом каналах 15мультиплексоры не нужных,так как более чем шесть выходов имеет толькоодин тип БФЭ - В 18,В состав Ф -го выходного каналамодуля входят1 -ый триггер регистра 66, 1 -ый триггер регистра 75,переключатель 84- " для 1 = 1-6или элемент НЕ 85-1 и 85-2 для 1 = 8,выходные контакты 93-(21-1), 93-2 к и(94+1) для 1 с = 1-7 или 10.1 для 1( щ 825Прием информации с выходов коммутатора 59 и элемента 25-4 на ре. гистры 66 и 75 происходит по сигналам соответственно ПС и ПС Такимобразом, по окончании сигнала ПСна ЗОвыходах регистров бб.и 67 появляют-ся и сохраняются до конца следующегоимпульса ПС КТП выходных сигналов БФЭрассчитанные .по формулам (3) и (4)т.е. без учета инверсии выходного . 35сигнала. Учет инверсии на 1 - 6 выходах БФЭ производится с помощью пере-.ключателей 84-1 - 84-6, управляемыхблоков 86 и "инвертирующих" КТП поформулам (5) и (б). 40 С выходов переключателя 84- окончательные результаты моделирования - РК и РК поступают на выходы соответственно 93-(2-1) и 93-2 М 45 модуля. На выходы 93-13 и 93-14 сигналыпоступают непосредственно с выходов 73 и 82 регистров 66 и 75, а навыходы 93-16 и 93-15 - с выходов74, 83 через элементы НЕ.Такая непосредственная передачавозможна, поскольку в седьмом ивосьмом каналах модуля действительные сигналы могут быть выработаныпри расчете БФЭ только одного типаи при этом в седьмом канале выраба тывается КТП только прямого, а ввосьмом только инверсного выхода.Блок 86 (фиг. 3) вырабатываетсвои выходные сигналы в соответствии с табл, 4 истинности. На входыблока поступают сигналы ГУС. Этиже сигналы поступают на входы блока 94, вырабатывающего на своихвыходах 95-101 в соответствии стабл, 1 признаки действительностивыходных сигналов модуля, поступающие на выходы 95-101 модуля.Информация на .выходах 93-(2-1) и93-2 к модуля, сопровождаемая признаком действительности на выходе94+ 1 для 1 = 1-7 и 101 для )( = 8,равным логическому нулю, дальнейшей обработке не подлежит.Считывание результата расчетаБФЭ с выходов модуля 93-1.- 93.-16может производиться с момента концаимпульса ПС до конца следующегоимпульса ПС, т,е. при максимальномтемпе работы модуля в момент ПС счи.тывается результат расчета преды- .,дущего БФЭ,Модуль работает совместно с универсальной ЭВИ (например, БЭСМ),которая обеспечивает подачу вход-.ных сигналов на входы 1-1 - 1-24,2, 3-1 - 3-5 и 4 модуля и обрабатывает результаты расчета, полученныес выходов 93-1, - 93-16, маскированныесигналами с выходов 95-101,
СмотретьЗаявка
3593328, 18.05.1983
ПРЕДПРИЯТИЕ ПЯ А-3162
ГРОМАКОВСКИЙ ВИТАЛИЙ АЛЕКСАНДРОВИЧ, ЛЕВИНА ЕЛЕНА ЛЕОНТЬЕВНА
МПК / Метки
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
Опубликовано: 30.06.1985
Код ссылки
<a href="https://patents.su/21-1164693-mnogofunkcionalnyjj-logicheskijj-modul.html" target="_blank" rel="follow" title="База патентов СССР">Многофункциональный логический модуль</a>
Предыдущий патент: Преобразователь двоичного кода в число-импульсный код
Следующий патент: Устройство для определения локальных экстремумов
Случайный патент: Машина для бесчокерной трелевки деревьев