Цифро-аналоговый кусочно-линейный аппроксиматор

Номер патента: 580564

Авторы: Ильин, Попов

ZIP архив

Текст

111 580864 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(б 1) Дополнительное к авт, свид-ву122) Заявлено 03.05.76 (21) 2355333/24с присоединением заявки063 1 осударстввиныи комите овета Министров ССС по делам изобретений Приоритет Бюллетень42исанпя 01.11.77 53) УД 1( 681.34(088.8) рытий 172) Авторы изобретени В, А. Ильин и Ю. А. Попо ИМАТО ПП 2 а 143) Опубликовано 15.11.7145) Дата опубликования Изобретение относится к автоматике и вычислительной технике и может найти применение в специализированных вычислительных устройствах.Известен кусочно-линейный функциональный преобразователь, содержащий блок ввода, генератор импульсов, блоки памяти, счетчик, блок совпадения, сумматор и интеграторы. Этот известный преобразователь характеризуется пониженной точностью преобразования, обусловленной использованием аналоговых интеграторов. Известен также функциональный преобразователь, содержащий дешифратор, блок памяти, цифроаналоговые преобразователи, суммирующий блок и множительный блок. Наиболее близким к изобретению является цифроаналоговый кусочно-линейный аппроксиматор, содержащий цифроаналоговые преобразователи, суммирующий блок, выход которого соединен с выходом аппроксиматора, а входы - с выходами первого цифроаналогового преобразователя и цифроаналогового множительного блока, цифровые входы которых подключены к соответствующим выходам блока памяти, входы которого соединены с выходами группы элементов ИЛИ, входы которых подключены к соответствующим выходам дешифратора, вход которого соединен с входом аппроксиматора. Этот известный аппроксиматор характеризуется сложностью конструктивной реализации, обусловленной необходимостью дополнительного введения двух цифроаналоговых преобразователей и вычитающего блока для фор мирования приращений аппроксимируемойфункции на подинтервалах ее представления.Целью изобретения является упрощение аппроксиматора. В описываемом аппроксиматоре это достигается тем, что в него введена до полнительная группа элементов ИЛИ, входыкоторых подключены к соответствующим выходам дешифратора, а выходы через второй цифроаналоговый преобразователь соединены с аналоговым входом цифроаналогового мно жительного блока.На чертеже показана блок-схема описываемого аппроксиматора.Он содержит дешифратор 1, входы которого соединены с входом аппроксиматор 20 Выходы дешифратора 1 подключены и входамгрупп элементов ИЛИ 2 и 3. При этом общее число элементов ИЛИ 2 равно количеству узловых точек интерполяции, а числов входов с-го элемента 1 ЛЛИ равно числу дискретных 25 значений аргумента в диапазоне между -йи (К+1)-й узловыми точками интерполяции; общее число элементов ИЛИ 3 равно количеству различных дискретных значений приращений аргумента, а число входов каждого ЗО элемента ИЛИ 3 равно количеству прираще580864 1 (Х) =(Х,) + К (Х,.) ДХ, Ьх=х - х;,10 Составитель С, Казинов Тсхрсд Н. Рыбкина Корректор Н, Аук Редактор Л, Тюрина Заказ 2451/7 Изд. Хв 891 Тираж 88 1-1 ПО Государственного комитета Совета Министров СССР но дедам изобретений и открытий 13035, Москва, Ж, Раугнская наб., д. 4/5Подписное Типография, пр. Сапунова, 2 ний аргумента, имеющих днскретное значение, соответствующее данному элементу ИЛИ. Выходы элементов ИЛИ 2 соединены с входами блока памяти 4, выходы которого подключены к входу цифроаналогового преобразователя 5 и цифровому входу цифроаналогового множительного блока 6, Выходы элементов ИЛИ 3 соединены с входами цифроаналогового преобразователя 7, выход которого подключен к аналоговому входу множительного блока 6, причем выходы блока 6 и преобразователя 5 соединены с входами суммирующего блока 8.Код аргумента поступает на вход дешпфратора 1, С помощью дешифратора 1 выбирается один из элементов ИЛИ 2 и один из элементов ИЛИ 3. Сигнал с выбранного элемента ИЛИ 2 поступает в блок 4 памяти, из которого считываются коды значений функции в выбранной узловой точке интерполяции (х;) и коэффициент наклона в данной точке .К (х;) и поступают, соответственно, на входы цифроаналогового преобразователя 5 и множительного блока 6. Сигнал с выбранного элемента ИЛИ 8 поступает на вход цифроаналогового йреобразователя 7, который осуществляет преобразование единичного кода приращения аргумента в соответствующее значение приращения в аналоговой форме и может быть выполнен, например, на основе обычного преобразователя цифра - аналог с дополнительными элементами ИЛИ на входе. Приращение аргумента Дх с выхода преобразователя 7 умножается в блоке 6 на коэффициент наклона в данной точке интерполяции 1( (х;), Напряжение с выходов преобразоватсля 5 и множительного блока 6 поступает на входы суммирующего блока 8, на выходе которого образуется значение функции Ф о р мул а изобретенияЦифроаналоговый кусочно-линейный аппроксиматор, содержащий цифроаналоговые пре 15 образователи, суммирующий блок, соединенный выходом с выходом аппроксиматора, авходами - с выходами первого цифроаналогового преобразователя и цифроаналоговогомножительного блока, подключенных цифро 20 выми входами к соответствующим выходамблока памяти, входы которого соединены свыходами группы элементов ИЛИ, подключенных входами к соответствующим выходамдешифратора, соединенного входом с входом25 аппроксиматора, отличающийся тем, что,с цельо упрощения аппроксиматора, в неговведены дополнительная группа элементовИЛИ, подключенных входами к соответствующим выходам дешифратора и соединенных30 выходами через второй цифроаналоговый преобразователь с аналоговым входом цифроаналогового множительного блока,

Смотреть

Заявка

2355333, 03.05.1976

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ

ИЛЬИН ВИКТОР АЛЕКСАНДРОВИЧ, ПОПОВ ЮРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G06J 1/00

Метки: аппроксиматор, кусочно-линейный, цифро-аналоговый

Опубликовано: 15.11.1977

Код ссылки

<a href="https://patents.su/2-580564-cifro-analogovyjj-kusochno-linejjnyjj-approksimator.html" target="_blank" rel="follow" title="База патентов СССР">Цифро-аналоговый кусочно-линейный аппроксиматор</a>

Похожие патенты