Устройство задержки импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 544116
Автор: Абрукин
Текст
стен.-н. ОП ИСАНИЕИЗОБРИтЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(51 0 присоединением заяв Государственный комитет Совета Министров СССР по делам изобретений и открытий,5 (088.8) Дата опубликования описания 06.05 72) Автор изобретен Я. А. Абрукин(54) УСТРОЙС ЗАДЕ ИМПУЛЬСО ике, в ча адержки л ыть исполь и вычислитель Извести льсов, адаюсоде О ва,Однако это уную величину вограничения велсти времязадаюра. личени содерж ающиети делит ре ьре одомртируюперво азом.типо(43) Опубликовано 25,01 Изобретение относится к импульсной тех тности к устроиствам временигических сигналов, и можетзовано в цепях синхронизапиных машин,устройство задержки импулогичесхий вентиль, времяз щие резистор и конденсатор, резистивныи делитель, подключенный к выходу устрой стройство имеет недостаточремени задержки вследствие чины сопротивления и емкощих резистора и конденсатоЦелью изобретения является уве диапазона времени задержки. Поставленная цель достигается в устройстве задержки импульсов,щем логический вентиль, времязад зистор и хонденсатор, резистивнь" подключенный к выходу устройства дающий резистор включен между вх ройства и точкой соединения неинв шего входа логического вентиля собкладкои времязадаюшего хонденсатора,вторая обкладка которого соединена с выходом резистивного делителя.На чертеже представлена схема устройства задержки импульсов,Устройство задержки импульсов содержитлогические вентили 1 и 2, времязадаюшнерезистор 3 и конденсатор 4, резистивныйдели .ль на резисторах 5 и 6, резисторы7 и 8 нагрузки, шину 9 питания и шину 10опорного напряжения, причем общая точкавыхода вентиля 2 и резисторов 8 и 3 явтяется входом устройства, другие выводырезисторов 8 и 3 подключены соответственно к шине 9 и неинвертирующему входу вентиля 1, связанному через конденсатор 4 свыходом делителя на резисторах 5 и 6, включенного между обшей шиной и выходом вентиля 1, являющимся выходом устройства,соединенным с шиной 9 через резистор 7,а инвертирующий вход вентиля подключенк шине 10.Устройство работает следующим обрВ исходном состоянии на выходе венля 2 высокий логичесхий уровень. На вь544116 Составитель Л. СтепановаРедактор О, Стенина Техред М, йикэвич Корректор В Садк 1065 Подписное комитета Совета Министров С обретений и открытий-35, Раушская наб д. 4/5 Заказ 960/711 ЛНИИПИ Го Гиражсударственногпо делам из35, Москва, К"Пат филиал жгэрод. ул. де вентиля 1 также высокий логический уровень, При появлении на выходе вентиля 2 низкого логического уровня конденсатор 4 начинает перезаряжаться через времязадающий резистор 3, Напряжение на выходе вентиля 1 остается неизменным дэ тех пор, пока напряжение на неинвертируюшем входе вентиля 1 не достигнет величины напряжения на шине 10 О , При этом вентиль 1 начинает переключаться, а напряжение на выхэде 10 понижаться, Так как изменения выходного напряжения через делитель на резистэрах 5, 6 и конденсатор 4 передаются на неинвертируюший вход вентиля 1, образуя положительную обратную связь, то процесс переключения носит лавинообразный характер и на выходе устройства формируется крутэй перепад напряжения, задержанный относительно входного перепада. Величины сопротивлений резисторов 5 и 6 выбираются равны ми, При этом на вход вентиля 1 передается только половина выходного скачка напряжения и напряжение на входе изменяется от Удэ низкого логического уровня, пере- заряд конденсатора 4 прекращается. 25При окончании входного импульса напряжение на выходе начинает изменяться только тогда, когда конденсатор 4 перезарядится через резистор 3 настолько, чтэ напряжение на неинвертируюшем входе вентиля ЗО 1 достигнет величины У,После этого на выходе устройства формируется перепад напряжения, задержанный относительно сигнала на выходе вентиля 2.Так как в предлагаемом устройстве конденсатор 4 всегда перезаряжается через резистор 3, который ограничивает ток пере- заряда, а следовательно, не перегружает выход вентиля 2, его емкость может быть выбрана сколь угодно большой, что пэзволяет получить широкий диапазон времени задержф ормула из обретения Устройство задержки импульсов, содержащее логический вентиль, времязадающиерезистор и конденсатор, резистивный делитель, подключенный к выходу устройства,о т л и ч а ю ш е е с я тем, чтэ, с цельюувеличения диапазэна времени задержки, времязадаюший резистор включен между входомустройства и -. эчкой соединения неинвертируюшего входа лэгиче ".эго вентиля с первойобкладкой вре.:,задаюшего конденсатора, втэрая обкладка котэрогэ соединена с выходомрезистивного делителя,Источник информации, принятый во внимание при экспертизе:1. Каталог "МопоГ экие" МЕС, -10000,с. 85, рис. 7,
СмотретьЗаявка
2197021, 12.12.1975
ПРЕДПРИЯТИЕ ПЯ А-3162
АБРУКИН ЯКОВ АБРАМОВИЧ
МПК / Метки
МПК: H03K 5/13
Опубликовано: 25.01.1977
Код ссылки
<a href="https://patents.su/2-544116-ustrojjstvo-zaderzhki-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки импульсов</a>
Предыдущий патент: Устройство тактовой синхронизации
Следующий патент: Формирователь импульсов
Случайный патент: Компаратор на мдп-транзисторах