ZIP архив

Текст

О П И С А Н И Е 379933ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельстваЗаявлено 12.11.1971 (че 1634698/18-24) М. Кл. С 11 с 17/00 с присоединением заявкиПриоритет Коцитет па лелакт изабргтепий и открытийпри Совета Мпиистров Опубликовано 20,17.1973. Бюллетень20Дата опубликования описания 13.И 1,1973 УДК 681,327,6 (088.8) Авторыизоорегенпя ц .г Н. М. Лицын и Н. Н. Матушкин Пермский политехнический институтЗаявитель БЛОК ВЫБОРКИ ДОЛГОВРЕМЕННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВАИзобретение относится к области вычислительной техники и может быть использовано в долговременных запоминающих устройствах специализированных вычислительных машин,Устройство выборки долговременного запоминающего устройства (ДЗУ) выполняет функции по выборке информации из ячеек накопителя ДЗУ в соответствии с поступившим адресом. В целом ряде случаев к устройству выборки информации предьявляются требования по быстрому и удобному изменению информации, считываемой по конкретному адресу. Известные устройства выборки из ДЗУ, содерзкащие регистр адреса, дешифратор адреса, допускают изменение информации, считываемой по заданному адресу, только путем замены содержимого соответствующих ячеек накопителя ДЗУ. Использование при этом современных элементов с неразрушающим считыванием ограничено в связи с повышенными требованиями по быстродействию, Изменение информации путем перепрошнвки числовых проводов связано со значительными трудностями монтажного характера и не обеспечивает удобной и быстрой замены информации,Цель изобретения - повышение быстродейСтвия смены информации,Это достигается введением в структуру устройства выборки схем ИЛЛ кратностей, схемИЛИ приращений и коммутирующих элементов. Входы коммутирующих элементовсоединены с выходами дешпфратора адреса,а выходы - с входами схем ИЛИ кратностей, выходы которых подключены к второйгруппе адресных проводов. К третьей группеадресных проводов подсоединены своими вы 10 ходами схемы ИЛИ приращеттий, входыкоторых подключены к выходам дешцфратора адреса,На чертеже показана схема устройства выборки.15 Она содержит регистр 1 адреса, дешифратор 2 адреса, схемы ИЛИ 3 приращений,схемы ИЛИ 4 красностей, коммутирующиеэлементы 5.Поскольку число возможных значений каж 20 дой из изменяющихся констант конечно и может быть определено заранее, то целесообразно в накопитель ДЗУ записывать ряд возможных значений каждой из констант. При этомдля значительного сокращения объема нако 25 пителя целесообразно в накопителе ДЗУ выделять зоны: зону б, где хранятся номинальные значения констант Ааь зону 7, в которойхранятся приращения - Ла и зону 8, гденаходятся кратности приращений - е,. Выхо"0 ды регистра адреса соединены с входами де379933 Предмет изобретения Составитель В. ВакарРедактор И. Грузова Техред Е. Борисова Корректор Л. Чуркина каз 1889/5 Изд.1464 Тираж 576 Г 1 одписноЛИ 1 ЛПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская паб., д, 4/5 пография, пр. Сапупо шифратора адреса. К выходам дешифратора адреса подключены адресные провода. Входы коммутирующих элементов соединены с выходами дешифратора адреса, а выходы их - с входами схем ИЛИ кратностей, ьыходы схем ИЛИ кратностей - с группой адресных проводов. К другой группе адресных проводов подключены своими выходами схемы ИЛИ приращений, входы которых подсоединены к выходам дешифратора адреса.Схемы ИЛИ приращений позволяют осуществлять выборку соответствующего значения приращения (Ла;) при возбуждении соответствующих выходов дешифратор а, Схемы ИЛИ кратностей проводят выборку соответствующего значения кратности (Й;) при возбуждении соответствующих выходов дешифратора и в соответствии с положением коммутирующих элементов,При поступлении на регистр адреса кода адреса константы возбуждается соответствующая выходная шина дешифратора адреса. Прп этом в зависимости от состояния коммутирующего элемента осуществляется считывание из зоны кратностей определенного значения йь Из зон 6 и 7 считываются при этом соответствующие поступившему адресу значения Аги и Лаь Формирование значения изменяющейся константы осуществляется в арифметическом устройстве ЦВМ как А;=Ао++й; Ьа,. Изменение значения константы, считываемой по заданному адресу, проводится путем изменения состояния соответствующего коммутирующего элемента (КЭ;), что опреде ляет изменение величины /гь а значит и А,.Г 1 ри изменении состояния КЭ, достигаетсявозбуждение соответствующего состоянию КЭ, адресного провода на входе определенной схемы ИЛИ кратностей. Тем самым из на копителя считывается конкретное значение А Блок выборки долговременного запоминаю щего устройства, содержащий регистр адреса,выхолы которого соединены с входами дешифратора адреса, к выходам которого подключена первая группа адресных проводов, отличающийся тем, что, с целью увеличения 20 быстродействия смены информации, в неговвелены схемы ИЛИ кратностей, схемы ИЛИ приращений и коммутирующие элементы, входы которых соелинены с выходами дешифратора адреса, а выходы подключены 25 к входам схем ИЛИ кратностей, выходы которых соединены с второй группой адресных проводов, к третье 11 группе адресных проводов подключены своими выходами схемы ИЛИ приращений, входы которых полклю чены к выходам дешифратора адреса,

Смотреть

Заявка

1634698

МПК / Метки

МПК: G11C 17/00

Метки: тл

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-379933-tl.html" target="_blank" rel="follow" title="База патентов СССР">.тл</a>

Похожие патенты