Частотно-фазовый дискриминатор

Номер патента: 379049

ZIP архив

Текст

оюз Советски Оп ИС ИЗОБР ВИДЕТЕЛЬСТВУ ТОРСКОМ льства Лс - 1602563118-2 Зависимое от ав Заявлено ЗО.Х 1. свиде Кл. Н ОЗЕ 9/О присоединением заявкириоритет -публиковано 18.1 Ч,1973ата опубликования опис Комитет по делам теобретеиий и открыти ври Совете Мииистров СССРДК 621,376.55 (088. Оллетень М 1 ния 6.1 Х.1973 Авторыизобретен и Н. Усышк Зельди сесоюзныи научно-исследовательскии кинофотоинсти аявитсль ЧАСТОТНО-ФАЗ 1 Й ДИСКРИМИНАТ выходов второго различаюэлементы И ко входам пго триггера. его триггера через вого формируОщеИзобретение относится к области автоматн. ческого управления н может быть использовано .для синхронизации врагцения электроприводов илн колебаний электронных генераторов.Известныс частотно-фазовые дискриминаторы состоят из различающего и двух формируощих триггеров, соединенных через логические элементы с различающим триггером и сумматором. Однако эти дискриминаторы имеют существенный недостаток. заключающийся в наличии гистерезиса при различении знака разности двух частот и недоиспользовании выходного сигнала по скважности.Цель изобретения - исключение гистерезиса по частоте и уменьшение сквакности выкодных импульсов.Для этого в предлагаемом дискриминаторе имееся второй различающий триггер и изменена схема включения элементов устройства. При этом первый различающий триггер подключен к источнику измеряемой частоты, а второй - к источнику эталонной частоты. Другие входы первого и второго различающих триггеров соединены через дифференцирующие цепочки с сбоими выходами соответственно первого или второго формирующего триггера. Оба выхода первого формирующего триггера подклОчены каждый совместно с одним из выходов первого различающего триггера через элементы И ко входам второго формирующего триггера.Оба выхода второго формирующего триггера подкгпочены каждый совместно с одним из 5 Иа чертеже показана блок-схема дискри.минатора.Он состоит из различающих 1 и 2 и формирующих 3 и 4 триггеров Измеряемый сигнал подается на вход триггера 1, а эталонный сигнал О от источника эталонной частоты 5 - на входтриггера 2, Другие входы триггеров 1 и 2 соединены через дифференцируОщие цепи б и 7 с выходами триггеров 3 и 4. Оба выхода триггера 3 подключены каждый совместно с одним 5 нз выходов триггера 1 через логические элементы И 8 ко входам триггера 4, а оба выхода триггера 4 - каждый совместно с одним из вы.ходов триггера 2 через элементы И 9 ко входам триггера 3. Выходы формирующих тригге.0 ров 3 и 4 объединены при помоцн сумматора10, построенного на двух логических элементах И 11 и логическом элементе ИЛИ 12.Соединения элементов дискриминатора обеспечивают четыре следуюцнх статических сос тояиия устройства, переход которых нз одногов другое осуществляется при поступлснни импульсов От источников нзмеоясъО ли эталоеГ- ной частоты.1 Синфазная память. Формирующие тригге.0 ры 3 н 4 находятся во взаимосинфазных поло.жениях (открыты оба левых или правых трап.зистора этих триггеров). При этом на выходе сумматора 10 имеется напряжение, Триггеры379049 Предмет изобретен ия Составитель В БыковТехред Л. Грачева Корректор Г. Запорожец Редактор Н, Джарагетти Заказ 2146 Изд,492 Тираж 780 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб, д. 4/5 Мытищинская типография 1 и 2 находятся в положении блокировка. характеризующемся тем, что напряжения с выходов триггера 3 на входы триггера 4 и с выходов триггера 4 на входы триггера 3 не поступаюг, будучи блокированы элементами 8 и 9, соединенными с триггерами 1 и 211. Синфазная фиксация. Формирующие триггеры 3 и 4 находятся во взаимосинфазных положениях, а на выходе сумматора вырабатывается напряжение. Отличие этого состояния от состояния 1 состоит в том, что триггер 1 находится в положении разрешено характеризующемся тем, что напряжения с выходов триггера 3 поступают через логические элементы 8 на входы триггера 4 и фиксируют его в синфазном (по отношению к триггеру 3) положении,111, Противофазная память. Формирующие триггеры 3 и 4 находятся во взаимопротивофазных состояниях, Напряжение на выходе сумматора равно нулю. Различающие триггеры 1 и 2 находятся в положении блокировка,1 Ч. Противофазная фиксация. Формирующие триггеры 3 и 4 находятся во взаимопротивофазных состояниях и напряжение на выходе сумматора 10 (т. е. на выходе дискриминатора) равно нулю, Это состояние отличается от состояния 111 тем, что различающий триггер 2 находится в положении разрешено, характеризующемся тем, что напряжение с выходов триггера 4 поступают через соответствующие элементы 9 на входы триггера 3 и фиксируют его 5 в противофазном (по отношению к триггеру 41положении,Частотно-фазовый дискриминатор, содержа щий источник эталонной частоты, первый различающий триггер и два формирующих триггера, соединенных через логические элементы И с различающим триггером и подключенных ко входам сумматора, отлачающийся тем 15 что, с целью исключения гистерезиса по частоте и уменьшения скважности выходных им.пульсов, он содержит второй различающий триггер и две дифференцирующие цепи, причем один вход второго различающего триггера 20 подключен к источнику эталонной частоты, вто-,рой вход через дифференцирующую цепь соединен с выходами одного формирующего триггера, а выход - через логические элементы И подключен к выходам второго формирую щего триггера и через вторую дифференцирующую цепь соединен со входом первого различающего триггера.

Смотреть

Заявка

1602563

МПК / Метки

МПК: H03K 9/06

Метки: дискриминатор, частотно-фазовый

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-379049-chastotno-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Частотно-фазовый дискриминатор</a>

Похожие патенты