Запоминающее устройство

Номер патента: 369628

Автор: Автор

ZIP архив

Текст

ОПИСАНЙ Е Союз Соаетскнй Социалистнческнх РеспубликЗависимое от авт. свидетельст явлено 08.Х 11.11382673/18 заявки С приСОединЕ Комитет па делам иоритет ИЗОбрЕТЕНнИ и открытии при Совете Миннстров СССР(088.8 юллетен 97 опубликования аиия Автор зобре М, Я. Эйнгори ени Овский ИССЛедавательский явитель ко-техн ичес нститут ЛОМИ НАЮЩЕЕ УСТРОЙСТВО 2 со отиошивки аллельрице Л, номер те содержащее 2 цих элементов,Предлагаемое изобретение относится к запоминающим устройствам и предназначено ДЛЯ ИСПОЛЬЗОВаНИЯ вО ВСЕВОЗМОЖНЫХ ВЫЧИСЛИ- тЕЛЬНЫх УПРавЛЯЮЩИХ СИСтЕМах.Известны запоминающие устройства с впадЕнием сигналов, СОдержащиЕ Г Одн иных матриц запоминающих элементов, каждый из которых прошит К шинами, принадлежащими одной из К систем ортогональных процивок,Целью предлагаемого изобретения является увеличение отношения сигнал/помеха ж и уменьшение числа управляющих шин.Согласно изобретению поставленная цель ДОСтИгаЕтСЯ тЕм, чтО ОДНОтИпНЫЕ ПР запоМинаЮщих матриц СОединены пар но со сдвигом от матрицы Л,к мат на величину г а(/ 1), где К прошивки и Осссф 1(Л 1.Рассматривается запоминающее устройство на плоских платах с а(2/х, при том же количестве дешифрирующих шин объем памяти может быть ХюУюА, где Хю(Ую, Лю(Ую.При повторении каждой из конфигураций ПОСЛЕдовательнОГО Саединения плат И раз палучается запоминающее устройство для хранения ХОУОУО щ-разрядных слов.Число прошивок К, которое может быть взято для реализации такого запоминающего устройства при и(/к, составляет К(КП 1,На фиг. 1 и 2 изображены соединенные последовательно (параллельно) Ею однотипныхплат с ХОУО запоминающими элементами.На фиг. 3 представлено запоминающее устройство, содержащее платы 1, 11 711 размером 7 Х 7 запоминающих элементов. В каждой плате запоминающего устройства выполнено по К 6 (из К 8 возможных) ортогональных прошивок К; ( 1,26). Накаждой плате показано по одному элементуК (/ 1,2, 7) каждой прошивки, Последовательно соединены Ею=7 плат (соединение может быть и параллельцыи). В плате 15совпадают в одном запоминающем элементешесть сигналов, в остальных платах не более двух. Все элементы прошивки К (/),не показанные на чертеже, имеют сдвиг в соединении от платы Л 1 (1(У(Лю) к плате У,аналогичный приведенному элементу этой прошивки.Из приведенного примера видно, что дляЗУ объемом 7 Х 7 Х 7 бит имеем всего 6 Х 7 шин,соединенных с источником сигналов, платы7 Х 7 соединены последовательно. Все платы несвязаны прошивками в единый неразборныйкуб, ж 1/3.П редм ет изо 6 ре н и я3 апоминающее устройство,30 однотипных матриц запоминаюУиг Ю Заказ 1704,17 НИИ раж 5 Подписное ипографпп, пр. Сапунова,каждый из которых прошит К шинами, принадлежащими одной из К систем ортогональпых прошивок, отличиощееся тем, что, с целью увеличения отношения сигнал/помеха и уменьшения числа управляющих шин, однотипные прошивки запоминающих матриц соединены параллельно со сдвигом от матрицы Е к матрице 2; на величину г=сеа 1 ц - 1), где К - номер прошивки и 0(ссф 1(Л - 1.5

Смотреть

Заявка

1382673

М. Я. Эйнгорин Горьковский исследовательский физико технический институт

Автор изобретени

МПК / Метки

МПК: G11C 11/02

Метки: запоминающее

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-369628-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты