Устройство для вычисления модуля вектора

Номер патента: 364941

Авторы: Барановский, Прозоров, Черн

ZIP архив

Текст

0 П И С А Н И"Е- ИЗОБРЕТЕНИЯ 36494 Союв Советских Социалистически Респ 7 бликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельстваО.Ч 111,1971 ( 1691343/18-24нением заявкиМ. Кл. С 06 д 72 аявле п ис иоритет отлитет ао делам иваоретеиий и открытий ари Совете Министров СССРОпубликовано 28,Х 11.1972. Бюллетень5 за 197 Дата опубликования описания 13.11.1973явите УС СТВО ДЛЯ ВЫт 1 ИСЛЕИИ УЛ КТО етно-ретехники тронных ециальвисимо 20 стройства ольников,еоораттоис дО еделах ачений ст и величинами йствуют ца Изобретение относится к области сч шающих устройств и вычислительной и может быть использовано в элек аналоговых вычислителях общего и сп ного назначения для моделирования за сти типа Л - )/Ха + уа,Задача определения элементов прямоугольного треугольника решалась в различных электронных и электромеханических счетно-решающих аналоговых вычислителях с помощьюсхем, содержащих следящие системы с линейными и синусно-косинусными потенццометрами или синусно-косинусными трансформаторы, а также чисто электронные схемы с квадратирующими узлами.Однако эти устройства сложны из-за применения в цих прецизионных электронных иэлектромеханцческих узлов,Цель изобретения - упрощение удля решения прямоугольных треугснижение его веса и габаритов.Эта цель достигается за счет многократногоиспользования одного квадратирующего функционального преобразователя, подключенногок трем одинаковым блокам памяти.Схема устройства приведена ца чертеже.Устройство содержит три одинаковых блокапамяти 1 - 3, квадратирующий функциональ- ЗО цый преобразователь 4 и суммирующий операционный усилитель 5. Каждый блок памяти состоит из схемы сравнения 6, клапана 7 и модуля памяти 8.Линейный вход преобразователя 4 подключен к одному входу схемы сравнения 6 блоков памяти 1 и 2 и к клапану 7 блока памяти д. К линейному входу преобразователя 4 подключено также опорное напряжение переменного тока. Квадратичный выход,преобразователя 4 подключен к клапану 7 блоков памяти 1 и 2 и к одному входу схемы сравнения 6 блока памяти Л. Вторые входы схем сравнения б блоков памяти 1 и 2 подключены соответственно к источникам напряжения постоянного тока Кл, СУг, являющихся аналогами катетов Х, т, решаемого прямоугольного треугольника. Чодулц памяти 8 блоков памяти 1 и 2 подключены ко входам усилителя 5, выход которого сосдинец со вторым входом схеаця сравнения б блока памяти 8.Выходное напряжение снимается с модуля памяти 8 блока памяти 8.1-1 апряжецце с 1 ца лцнецном входе пр зователя 4 изменяется в пределах от + с 1 - Усиас Величины Л и У лежат в пр измене ттця.При совпадении мгновенных зн364941 оставитель Т. ОзероТехред Л. Грачева едактор Л, Утехина орректорьн Е, Михееваи Н. Стельмах Заказ 248/9ЦНИИПИ Комитета Изд.93делам изобретений и от1 осква, Ж, Раушска ипография, пр, Сапунова, 2 клапаны 7 и подключают модули памяти 8 блоков памяти 1 и 2 к квадратирующему выходу преобразователя 4. Таким образом, на модулях памяти 8 блоков памяти 1 и 2 запоминаются в виде напряжения постоянного то ка величины Яд и Я, равные соответственно У и У,так как Кт = Ух, а Кг = Е/т. Эти нагпряжения приложены ко входам усилителя 5, напряжение выхода которого равно 1 г +10 + юг = У. Это напряжение постоянного тока приложено к одному входу схемы сравнения б блока памяти 3. При совпадении мгновенного значения 5 зг напряжения квадратичного выхода преобразователя 4 с величиной 15 У =. У + Ук схема сравнения б воздействует на клапан 7 и подключает модуль памяти 8 блока памяти 3 к линейному входу преобразователя 4, напряжение на котором равняется з.20Таким образом, в модуле памяти 8 блока памяти 8 запоминается напряжение постоянного тока, равное з = у = /ухг+угг, так как г = Ог. П р ел м ет изобрстени я Устройство для вычисления модуля вектора, содержащее квадратичный функциональный преобразователь, вход которого соединен с первой входной клеммой, и суммирующий операционный усилитель, отличающееся тем, что, с целью упрощения устройства, оно содержит три блока памяти, каждый из которых состоит из последовательно включенных схемы сравнения, клапана и модуля памяти; одни входы схем сравнения, первого и второго блоков памяти присоединены ко второй и третьей входным клеммам, а другие входы - ко входу клапана третьего блока памяти и ко входу квадратичного функционального преобразователя, выход которого соединен со входами клапанов первого и второго блоков памяти и с одним из входов схемы сравнения третьего блока памяти, присоединенной другим входом к выходу суммирующего операционного усилителя; выходы модулей памяти первого и второго блоков памяти подключены ко входам суммирующего операционного усилителя, а выход модуля памяти третьего блока памяти соединен с выходной клеммой. Тираж 647 Подписное ызий при Совете Министров СССР наб., д. 4/5

Смотреть

Заявка

1691343

А. А. Прозоров, Г. С. Черн Б. Р. Ста иславс, И. И. Барановский

МПК / Метки

МПК: G06G 7/22

Метки: вектора, вычисления, модуля

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-364941-ustrojjstvo-dlya-vychisleniya-modulya-vektora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для вычисления модуля вектора</a>

Похожие патенты