354471
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕ 35447ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республикс присоединением зая ПриоритетОпубликовано 09.Х,Дата опубликовани Комитет по делам изобретений и открытий при Спеете Министрое СССР. Кимарскии Заявит ТИРИСТОРНО-ТРАНЗИСТОРН ЕЙКА ПАМЯТ ристора подсоединен к колле записи, база которого соед записи, а эмиттер - с вход ной 9. Катод диода соединен 10, а змитер транзистора сч ходной разрядной шиной 11 зистора 3 считывания соеди ристора 1 и нагрузочным р транзистора 3 считывания и другим выводом нагрузоч сти вычисли- использовано ровых вычисустройств аворная транзстор ы. тяти т что сож иост чеика сторы ебуетжает 1схеРабота ячейки памяти осуществляется следующим образом. Пусть 1-информации соответствует включенное состояние тиристора 1, а О-информации - выключенное состояние. При записи информации на адресную шину 10 и шину 8 записи подают положительные импульсы. Если производят запись 1-,информации, на входную разрядную шину 9 также подают положительный импульс. При этом переход база в эмитт транзистора 2 записи заперт, и импульс записи через смещенный в прямом направлении переход база в коллект этого транзистора включает тиристор 1. Через тиристор 1, нагрузочный резистор б и диод 4 проходит ток. Транзистор 3 считывания закрыт. При подаче импульса записи через базу транзистора 3 считывания проходит ток, и последний открывается, Эквивалентное сопротиьлепие нагрузки в катодной цепи тиристора 1 е быстродейки памяти. 1р считыра вклюнии опет уменьв катодумень- и проис- и считычто транзистоцепи тиристопри выполнеия происходипротивленияагодаря чемуя тиристораго сигнала пр Это достигается тем, вания и диод в катодной чены таким образом, что раций записи и считыван шение эквивалентного со ной цепи тиристора, бл шается время включени ходит усиление выходно ванин. ринципиальная схеой ячейки памяти.иристор 1, транзи считывания, диод ющий электрод тиНа чертеже приведена п ма тиристорно-транзистор Ячейка памяти содержит стор 2 записи, транзистор 4, резисторы 5 - 7. Управл Изобретение относится к обла тельной техники и может быть в качестве элемента памяти циф лительных машин и дискретных томатики. Известна тиристорно-транзист памяти, содержащая тиристор,записи и считывания, диод и рези Однако известная ячейка пав много времени для включения,быстродействие, и отличается сл мы управления. Цель изобретения - повышен ствия и помехоустойчивости ячеиктору транзистора инена с шиной 8 ной разрядной шис адресной шиной итывания - с вы. Коллектор тран нен с катодом тиезистором б, база - с анодом диода 4юго резистора б.оставитель Г, Челей пография, и р. Сапунова, 2 при этом уменьшения нагрузки приближенноравныа а где: Я, - величина сопротивления резистора б,Я 2 - величина сопротивления резистора 7, а - коэффициент усиления по току транзистора 3 в схеме с общей базой.При записи в ячейку памяти,О-информации в момент подачи импульса записи на входной разрядной шине 9 остается нулевой потенциал, транзистор 2 записи открывается и шунтирует цепь управляющего электрода тиристора 1. Последний при этом выключается.В режиме хранения информации шина 8 записи, входная разрядная шина 9 и адресная шина 10 имеют низкий уровень сигнала.В режиме считывания информации на адресную шину 10 подают импульс положительной полярности, и диод 4 запирается, Ток от источника питания протекает теперь через тиристор 1, резистор б и базу транзистора 3. Последний открывается и через тиристор 1, коллекторноэмиттерный переход транзистора 3 считывания и резистор 7 начинает проходить ток. На выходной разрядной шине 11 появляется импульс положительной полярности, длительность которого равна длительности импульса на адресной шине 10, а амплитуда определяется величиной сопротивления резисторов б, 7 и коэффициентом усиления по току транзистора 8 считывания. Ток через ячейку в режиме считы вания значительно больше тока в режиме хранения информации, благодаря чему происходит быстрый перезаряд паразитных емкостей выходной разрядной шины 11 и становится возможным объединение большого числа ячеек 10 данного разряда без существенного снижениябыстродействия. Предмет изобретения 15 Тиристорно-транзисторная ячейка памяти,содержащая тиристор, транзисторы записи и считывания, диод и резисторы, причем управляющий электрод тиристора подсоединен к коллектору транзистора записи, база которого 20 соединена с шиной записи, а эмиттер - с входной разрядной шиной, отличающаяся тем, что, с целью повышения быстродействия и помехоустойчивости, коллектор транзистора считывания соединен с катодом тиристора и нагрузоч ным резистором, база транзистора считывания - с анодом диода и другим выводом нагрузочного резистора, катод диода - соединен с адресной шиной, а эмиттер транзистора считывания - с выходной разрядной шиной. гдактор А. Купрякова Техред А, Камышник Корректоры; Н, Прокуратова и Е, Михеева Зак, 3772/15 Изд. М 1568 Тир. 406 Подписно ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб д. 4/5
СмотретьЗаявка
1661925
О. А. Раисов, В. И. Кимарский
МПК / Метки
МПК: G11C 11/40
Метки: 354471
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/2-354471-354471.html" target="_blank" rel="follow" title="База патентов СССР">354471</a>
Предыдущий патент: Накопительная логическая матрица
Следующий патент: Матрица криотронного ассоциативного запоминающего устройства
Случайный патент: Устройство для управления вентильным электродвигателем