Всесоюзная (11атш1ш-тшнше( библиотекар. э. гут

Номер патента: 331397

ZIP архив

Текст

ОП ИСАНИ ЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 331392 Свез Саветскнв Сацизли стичаалнз Реалублла.ЧПК 6 06 д 7/12 Кевпет аа далзе азавраталлй и атврытлй ари Салата Млииатрав СССРПриоритет -Опубликовано 07.111,1972. Ьюллетень9 УДК 681.3 г 519.2 (088.8)г Дата опубликования описания 13.1 Ч.1972 Автор изобретенияР. Э. Гут явитель УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ГНОВЕННОГО СРЕДНЕГО ЗНАЧЕН Изобретение относится к устройствам аналоговой вычислительной техники и может быгь использовано, например, при определении характеристик случайных процессов.Известны устройства для вычисления мгновенного среднего значения входного сигнала. Они содержат интегратор, на вход которого подается исследуемый процесс, преобразователь, генерирующий напряжение, которое изменяется обратно пропорционально времени, и неремножитель, входы которого связаны с входами преобразователя и интегратора. Однако вычисление в этих устройствах может производиться в течение ограниченного отрезка времени. Это вызвано тем, что вход интегратора соединен непосредственно с общим входом устройства. При этом на выходе интегратора напряжение соответствует интегратору от входного сигнала и может достигать весьма больших значений при больших отрезках времени интегрирования, в то время как мгновенное значение постоянной составляющей может быть небольшим. Поэтому при больших отрезках времени вычисления, узлы, с помощью которых реализован интегратор в прототипе, должны иметь весьма большой динамический диапазон. Для всякого реального устройства динамический диапазон ограничен. Ограничение же динамического диапазона соответствующих узлов (как правило интегратор выполняется в виде операционного усилителя с емкостной обратной связью) и приводит к сокращению верхнего предела отрезка времени, в течение которого может производиться вычисление.5 С помощью предлагаемого устройства расширяется диапазон возможных значений времени вычисления за счет такого построения схемы, которое при том же, что и у прототипа, динамическом, диапазоне интегратора, допу скало бы большие величины времени вычисления либо при одинаковом максимальном времени вычисления допускало бы существенное снижение требований к динамическому диапазону соответствующих узлов. Для этого в схе му введено вычитающее устройство, связанноес общим входом схемы, на выход перемножителя включен интегратор и введена цепь обратной связи с выхода интегратора на второй вход вычитающего устройства.20 На чертеже изображена схема устройства.Схема содержит вычитающее устройство 1,один из входов которого связан с общим входом схемы, а выход соединен с входом пере- множителя 2. Второй вход перемножителя свя зан с выходом преобразователя 3, а выход перемножителя подключен ко входу интегратора 4. Выход интегратора связан со вторым входом вычитающего устройства.Работа схемы происходит следующим обра зом.331397 Предмет изобретения Составитель Э. Сечинаодакпор Е, Гончар 1 ехред Л, Евдонов Корректор Е. Михее Подписное Тираж 448ий и огкрь 1 тий при Сове аушокая наб, д. 4/5 Заказ 1458 Р 1 зд % 303ЦНИИПИ Комитета па делам изобретМосква, Ж,Министров СС оластная типография Костромского управления по печат Входное напряжение с общего входа устройства поступает на вычитающее устройство 1. На второй вход вычитающего устройства подан сигнал с выхода интегратора 4 (этот же сигнал является одновременно выходным сигналом всей схемы). Напряжение с выхода вычитающего устройства, пропорциональное разности входного и выходного сигналов, поступает на перемножитель 2, на другой вход которого поступает напряжение с выхода преобразователя т, изменяющееся обратно пропорционально времени. Выходное напряжение перемножителя 2 поступает па интегратор 4. Сигнал с выхода интегратора есть выходной сигнал всего устройства, который является мгновенным средним значением входного сигнала.Выходное напряжение интегратора отвечает мгновенному среднему значению входного сигнала, а не интегралу от входного сигнала, как это имеет место в известных устройствах. При одинаковом динамическом, диапазоне интегратора предлагаемая схема допускает значи тельно большее значение верхнего пределавремени вычисления. 10 Устройство для вычисления мгновенногосреднего значения, содержащее функциональный преобразователь, соединенный с перемножителем, и интегратор, отлива.ощайся тем, что, с целью повышения точности вычисления, 15 в устройство дополнительно введено вычитаюшее устройство, один вход которого подключен ко входу устройства, другой вход - к выходу интегратора и выходу устройства, а выход вычитающего устройства через перемножитель 20 подключен ко входу интегратора.

Смотреть

Заявка

1471037

МПК / Метки

МПК: G06G 7/12

Метки: 11атш1ш-тшнше, библиотекар, всесоюзная, гут

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/2-331397-vsesoyuznaya-11atsh1sh-tshnshe-bibliotekar-eh-gut.html" target="_blank" rel="follow" title="База патентов СССР">Всесоюзная (11атш1ш-тшнше( библиотекар. э. гут</a>

Похожие патенты