Ьиелиотена i
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
322599 Союз Ооввтвкиз Фоциаливтичевкиа РеслуЬлик, К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зазионмое от ВВТ. овндетельства Ъ 9 -Заявлеого 22.Х.1970 ( 1477368/26-9),Ч.Кл. Н 031 с 13/04 с присоединецисм заявки-Комитет ло делам изобретений и открытий орн Совете Министров СССРПри,оритет -Опубликовано 26.1.1972. Бюллетень5 УДК 681.325,5 (088,8) Дата опубликования описания 13.17.1972 Авторыизобретения Р. И. Минязов и А. В, Симонов Заявитель МАТРИЦА СОПРОТИВЛЕНИЙ ДЛЯ ПРЕОБРАЗОВАТЕЛЕЙ НАПРЯЖЕНИЯ В КОДтивлециямц резисторов Лз и Яз составляют ряд. целых степеней основания два.Взвешенные токи 1. 1, г. 1.11 разрядов определяются выбранными номиналами резисторов Л, которые расчитываются по формуле: 1213Розов Лз Йзгде Я- эквивалентное сопротивление схемы 3 гг-го разряда для получения взвешенного тока 1 .Резисторы Я по номиналу выбираются равными суммирующему резистору Л, преобразователя, а резиСторы. Йз - на порядок меньше Йз.Устройство позволяет получать эквивалентные взвешенные сопротивления разрядов матрицы до 10 о олг с помощью обычных резисторов с номиналами, це превышающими 10 лголг. Чатрица сопротивлений для преобразователей напряжения в код, содержащая в каждом разряде взвешенные по двоичному закону резисторы, одни выводы которых через ключи соединены с суммирующим резистором, а другие объединены и подключены к источнику эталонного напряжения, отличающаяся тем Изобретевие орноаится к вычислительной технике,н может быть иапользовано для связи цифровых вычислительных машии с реальными объектами.Известны матрицы сопротивлений для пре образователей напряжанавя:в ксд, содержацгпе в каокдом разряде взвешетпные по двоичному закону резисторы, одни выводы которых через ключи соединены с суммирующим резистором, а другие объединены и подключены к источ нику эталонного напряжения. Эти матрицы имеют малое входное сопротивление, что ограничивает область их применения.С целью увеличения входного сопротивления матрицы при работе в составе преобразо вателя напряжение - код взвешенные резисторы выполнены в виде двух последовательно соединеццых резисторов в каждом разряде, общая точка которых через третий резистор подключена к общей клемме. 20На чертеже приведена функциональная схема предлагаемого устройства.Преобразователь состоит из суммирующего резистора 1 (В 1) и и-разрядной матрицы, каждый разряд которой содержит электронный 25 ключ 2 и эквивалентную схему 3 взвешенныхрезисторов Яь газ 14Схемы 3 каждого разряда матрицы отличаются одна от другой только личиной сопротивления резистора Я 4, которые вместе.с сопро- ЗО Предмет изобретенияОбластная типография Костромского управления по печат что, с целью увеличения входного сопротивления матрицы при работе в составе преобразователя напряжение - код, взвешенные резисторы выполнены в виде двух последовательно соединенных резисторов в каждом разряде, общая точка которых через третий резистор подключена к общей клемме.
СмотретьЗаявка
1477368
Р. И. Мин зов, А. В. Симонов
МПК / Метки
МПК: H03M 1/66
Метки: ьиелиотена
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/2-327599-ieliotena-i.html" target="_blank" rel="follow" title="База патентов СССР">Ьиелиотена i</a>
Предыдущий патент: Преобразователь цифровой величины в напряжение
Следующий патент: Преобразователь знакопеременного кода в напряжение
Случайный патент: Устройство для считывания графической информации